⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fir.fit.rpt

📁 通过VHDL语言进行数字信号处理的FIR操作
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 62       ; 70         ; 3        ; #TCK           ; input  ;              ;         ; --         ;                 ;
; 63       ; 71         ; 3        ; #TMS           ; input  ;              ;         ; --         ;                 ;
; 64       ; 72         ; 3        ; #TDO           ; output ;              ;         ; --         ;                 ;
; 65       ; 73         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 66       ; 75         ; 3        ; clear          ; input  ; LVTTL        ;         ; Row I/O    ; N               ;
; 67       ; 77         ; 3        ; #TDI           ; input  ;              ;         ; --         ;                 ;
; 68       ; 78         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 69       ; 79         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 70       ; 80         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 71       ; 81         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 72       ; 82         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 73       ; 84         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 74       ; 87         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 75       ; 88         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 76       ; 89         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 77       ; 90         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 78       ; 93         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 79       ; 94         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 81       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 82       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 83       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 84       ; 95         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 85       ; 96         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 86       ; 99         ; 2        ; Dout[5]        ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 87       ; 100        ; 2        ; Din[7]         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 88       ; 101        ; 2        ; Din[6]         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 89       ; 105        ; 2        ; Din[4]         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 90       ; 106        ; 2        ; Din[0]         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 91       ; 109        ; 2        ; Din[1]         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 92       ; 110        ; 2        ; Din[5]         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 93       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 94       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 95       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 96       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 97       ; 111        ; 2        ; Din[3]         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 98       ; 112        ; 2        ; Din[2]         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 99       ; 115        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 100      ; 116        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                       ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name   ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
; |fir                       ; 728 (0)     ; 435          ; 0           ; 18   ; 0            ; 293 (0)      ; 167 (0)           ; 268 (0)          ; 488 (0)         ; |fir                  ;
;    |add121313:inst1|       ; 13 (13)     ; 13           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 13 (13)          ; 13 (13)         ; |fir|add121313:inst1  ;
;    |add121313:inst|        ; 13 (13)     ; 13           ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 12 (12)          ; 12 (12)         ; |fir|add121313:inst   ;
;    |add121414:inst35|      ; 14 (14)     ; 14           ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 13 (13)          ; 13 (13)         ; |fir|add121414:inst35 ;
;    |add121616:inst36|      ; 16 (16)     ; 16           ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 15 (15)          ; 15 (15)         ; |fir|add121616:inst36 ;
;    |add141616:inst39|      ; 16 (16)     ; 8            ; 0           ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 8 (8)            ; 16 (16)         ; |fir|add141616:inst39 ;
;    |add888:inst44|         ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 8 (8)            ; 8 (8)           ; |fir|add888:inst44    ;
;    |add889:inst18|         ; 9 (9)       ; 9            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |fir|add889:inst18    ;
;    |add889:inst19|         ; 9 (9)       ; 9            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |fir|add889:inst19    ;
;    |add889:inst20|         ; 9 (9)       ; 9            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |fir|add889:inst20    ;
;    |add889:inst21|         ; 9 (9)       ; 9            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |fir|add889:inst21    ;
;    |add889:inst22|         ; 9 (9)       ; 9            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |fir|add889:inst22    ;
;    |add889:inst23|         ; 9 (9)       ; 9            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |fir|add889:inst23    ;
;    |add889:inst24|         ; 9 (9)       ; 9            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |fir|add889:inst24    ;
;    |add889:inst25|         ; 9 (9)       ; 9            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |fir|add889:inst25    ;
;    |dff15:inst41|          ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff15:inst41     ;
;    |dff15:inst42|          ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff15:inst42     ;
;    |dff15:inst43|          ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff15:inst43     ;
;    |dff89:inst34|          ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 7 (7)             ; 1 (1)            ; 0 (0)           ; |fir|dff89:inst34     ;
;    |dff8:inst11|           ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst11      ;
;    |dff8:inst12|           ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst12      ;
;    |dff8:inst13|           ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst13      ;
;    |dff8:inst14|           ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst14      ;
;    |dff8:inst15|           ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst15      ;
;    |dff8:inst16|           ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst16      ;
;    |dff8:inst17|           ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst17      ;
;    |dff8:inst2|            ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst2       ;
;    |dff8:inst3|            ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst3       ;
;    |dff8:inst4|            ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst4       ;
;    |dff8:inst5|            ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst5       ;
;    |dff8:inst6|            ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst6       ;
;    |dff8:inst7|            ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst7       ;
;    |dff8:inst8|            ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst8       ;
;    |dff8:inst9|            ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; |fir|dff8:inst9       ;
;    |mult12:inst26|         ; 11 (11)     ; 11           ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 10 (10)          ; 10 (10)         ; |fir|mult12:inst26    ;
;    |mult13:inst28|         ; 42 (42)     ; 12           ; 0           ; 0    ; 0            ; 30 (30)      ; 1 (1)             ; 11 (11)          ; 31 (31)         ; |fir|mult13:inst28    ;
;    |mult13:inst30|         ; 42 (42)     ; 12           ; 0           ; 0    ; 0            ; 30 (30)      ; 1 (1)             ; 11 (11)          ; 31 (31)         ; |fir|mult13:inst30    ;
;    |mult14:inst32|         ; 42 (42)     ; 12           ; 0           ; 0    ; 0            ; 30 (30)      ; 1 (1)             ; 11 (11)          ; 31 (31)         ; |fir|mult14:inst32    ;
;    |mult162:inst33|        ; 45 (45)     ; 15           ; 0           ; 0    ; 0            ; 30 (30)      ; 3 (3)             ; 12 (12)          ; 32 (32)         ; |fir|mult162:inst33   ;
;    |mult18:inst27|         ; 13 (13)     ; 13           ; 0           ; 0    ; 0            ; 0 (0)        ; 3 (3)             ; 10 (10)          ; 10 (10)         ; |fir|mult18:inst27    ;
;    |mult242:inst40|        ; 90 (90)     ; 8            ; 0           ; 0    ; 0            ; 82 (82)      ; 0 (0)             ; 8 (8)            ; 79 (79)         ; |fir|mult242:inst40   ;
;    |mult29:inst29|         ; 66 (66)     ; 13           ; 0           ; 0    ; 0            ; 53 (53)      ; 1 (1)             ; 12 (12)          ; 54 (54)         ; |fir|mult29:inst29    ;
;    |mult52:inst31|         ; 43 (43)     ; 13           ; 0           ; 0    ; 0            ; 30 (30)      ; 2 (2)             ; 11 (11)          ; 31 (31)         ; |fir|mult52:inst31    ;
;    |sub131314:inst37|      ; 14 (14)     ; 14           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 14 (14)          ; 14 (14)         ; |fir|sub131314:inst37 ;
;    |sub141616:inst38|      ; 16 (16)     ; 16           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (16)          ; 16 (16)         ; |fir|sub141616:inst38 ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------------------------------------------------+
; Delay Chain Summary                                                              ;
+---------+----------+---------------+---------------+-----------------------+-----+
; Name    ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+---------+----------+---------------+---------------+-----------------------+-----+
; clk     ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; clear   ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; Din[7]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; Din[6]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; Din[5]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; Din[4]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; Din[3]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; Din[2]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; Din[1]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; Din[0]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; Dout[7] ; Output   ; --            ; --            ; --                    ; --  ;
; Dout[6] ; Output   ; --            ; --            ; --                    ; --  ;
; Dout[5] ; Output   ; --            ; --            ; --                    ; --  ;
; Dout[4] ; Output   ; --            ; --            ; --                    ; --  ;
; Dout[3] ; Output   ; --            ; --            ; --                    ; --  ;
; Dout[2] ; Output   ; --            ; --            ; --                    ; --  ;
; Dout[1] ; Output   ; --            ; --            ; --                    ; --  ;
; Dout[0] ; Output   ; --            ; --            ; --                    ; --  ;
+---------+----------+---------------+---------------+-----------------------+-----+


+------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                             ;
+------------------------------+-------------------+---------+
; Source Pin / Fanout          ; Pad To Core Index ; Setting ;
+------------------------------+-------------------+---------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -