📄 dynamic_digital.tan.rpt
字号:
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same As Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+------------------------------------+------------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+------------------------------------+------------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 75.19 MHz ( period = 13.300 ns ) ; countge[3] ; countge[2] ; clk ; clk ; None ; None ; 8.800 ns ;
; N/A ; 75.19 MHz ( period = 13.300 ns ) ; lpm_counter:countshi_rtl_0|dffs[3] ; countge[2] ; clk ; clk ; None ; None ; 8.800 ns ;
; N/A ; 75.19 MHz ( period = 13.300 ns ) ; lpm_counter:countshi_rtl_0|dffs[1] ; countge[2] ; clk ; clk ; None ; None ; 8.800 ns ;
; N/A ; 75.76 MHz ( period = 13.200 ns ) ; countge[2] ; countge[2] ; clk ; clk ; None ; None ; 8.700 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[11] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[12] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[10] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; countge[0] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; countge[3] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:countshi_rtl_0|dffs[2] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:countshi_rtl_0|dffs[3] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:countshi_rtl_0|dffs[1] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; countge[1] ; countge[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[11] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[12] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[10] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[9] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[8] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[7] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[3] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; countge[0] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; countge[1] ; countge[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:countshi_rtl_0|dffs[3] ; lpm_counter:countshi_rtl_0|dffs[2] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:countshi_rtl_0|dffs[2] ; lpm_counter:countshi_rtl_0|dffs[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:countshi_rtl_0|dffs[3] ; lpm_counter:countshi_rtl_0|dffs[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:countshi_rtl_0|dffs[1] ; lpm_counter:countshi_rtl_0|dffs[3] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:countshi_rtl_0|dffs[3] ; lpm_counter:countshi_rtl_0|dffs[1] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[11] ; countge[1] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[12] ; countge[1] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[10] ; countge[1] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[9] ; countge[1] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; lpm_counter:cnt2_rtl_2|dffs[8] ; countge[1] ; clk ; clk ; None ; None ; 7.900 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -