⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 seg7led.tan.rpt

📁 vhdl的很多例子
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; N/A                                     ; 153.47 MHz ( period = 6.516 ns )                    ; int_div:inst2|DCLK_DIV[6]  ; int_div:inst2|DCLK_DIV[23] ; clk        ; clk      ; None                        ; None                      ; 6.232 ns                ;
; N/A                                     ; 153.47 MHz ( period = 6.516 ns )                    ; int_div:inst2|DCLK_DIV[6]  ; int_div:inst2|DCLK_DIV[24] ; clk        ; clk      ; None                        ; None                      ; 6.232 ns                ;
; N/A                                     ; 153.47 MHz ( period = 6.516 ns )                    ; int_div:inst2|DCLK_DIV[6]  ; int_div:inst2|DCLK_DIV[25] ; clk        ; clk      ; None                        ; None                      ; 6.232 ns                ;
; N/A                                     ; 156.96 MHz ( period = 6.371 ns )                    ; int_div:inst2|DCLK_DIV[11] ; int_div:inst2|clk_tem      ; clk        ; clk      ; None                        ; None                      ; 6.133 ns                ;
; N/A                                     ; 157.41 MHz ( period = 6.353 ns )                    ; int_div:inst2|DCLK_DIV[9]  ; int_div:inst2|clk_tem      ; clk        ; clk      ; None                        ; None                      ; 6.115 ns                ;
; N/A                                     ; 159.77 MHz ( period = 6.259 ns )                    ; int_div:inst2|DCLK_DIV[10] ; int_div:inst2|clk_tem      ; clk        ; clk      ; None                        ; None                      ; 6.021 ns                ;
; N/A                                     ; 161.45 MHz ( period = 6.194 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[7]  ; clk        ; clk      ; None                        ; None                      ; 5.956 ns                ;
; N/A                                     ; 161.45 MHz ( period = 6.194 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[6]  ; clk        ; clk      ; None                        ; None                      ; 5.956 ns                ;
; N/A                                     ; 161.45 MHz ( period = 6.194 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[2]  ; clk        ; clk      ; None                        ; None                      ; 5.956 ns                ;
; N/A                                     ; 161.45 MHz ( period = 6.194 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[5]  ; clk        ; clk      ; None                        ; None                      ; 5.956 ns                ;
; N/A                                     ; 161.45 MHz ( period = 6.194 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[4]  ; clk        ; clk      ; None                        ; None                      ; 5.956 ns                ;
; N/A                                     ; 161.45 MHz ( period = 6.194 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[3]  ; clk        ; clk      ; None                        ; None                      ; 5.956 ns                ;
; N/A                                     ; 161.45 MHz ( period = 6.194 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[1]  ; clk        ; clk      ; None                        ; None                      ; 5.956 ns                ;
; N/A                                     ; 161.45 MHz ( period = 6.194 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[0]  ; clk        ; clk      ; None                        ; None                      ; 5.956 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[17] ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[12] ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[11] ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[10] ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[9]  ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[8]  ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[13] ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[14] ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[15] ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.15 MHz ( period = 6.167 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[16] ; clk        ; clk      ; None                        ; None                      ; 5.906 ns                ;
; N/A                                     ; 162.76 MHz ( period = 6.144 ns )                    ; int_div:inst2|DCLK_DIV[7]  ; int_div:inst2|clk_tem      ; clk        ; clk      ; None                        ; None                      ; 5.883 ns                ;
; N/A                                     ; 164.55 MHz ( period = 6.077 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[7]  ; clk        ; clk      ; None                        ; None                      ; 5.839 ns                ;
; N/A                                     ; 164.55 MHz ( period = 6.077 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[6]  ; clk        ; clk      ; None                        ; None                      ; 5.839 ns                ;
; N/A                                     ; 164.55 MHz ( period = 6.077 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[2]  ; clk        ; clk      ; None                        ; None                      ; 5.839 ns                ;
; N/A                                     ; 164.55 MHz ( period = 6.077 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[5]  ; clk        ; clk      ; None                        ; None                      ; 5.839 ns                ;
; N/A                                     ; 164.55 MHz ( period = 6.077 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[4]  ; clk        ; clk      ; None                        ; None                      ; 5.839 ns                ;
; N/A                                     ; 164.55 MHz ( period = 6.077 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[3]  ; clk        ; clk      ; None                        ; None                      ; 5.839 ns                ;
; N/A                                     ; 164.55 MHz ( period = 6.077 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[1]  ; clk        ; clk      ; None                        ; None                      ; 5.839 ns                ;
; N/A                                     ; 164.55 MHz ( period = 6.077 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[0]  ; clk        ; clk      ; None                        ; None                      ; 5.839 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[17] ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[12] ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[11] ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[10] ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[9]  ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[8]  ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[13] ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[14] ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[15] ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.29 MHz ( period = 6.050 ns )                    ; int_div:inst2|DCLK_DIV[25] ; int_div:inst2|DCLK_DIV[16] ; clk        ; clk      ; None                        ; None                      ; 5.789 ns                ;
; N/A                                     ; 165.89 MHz ( period = 6.028 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[18] ; clk        ; clk      ; None                        ; None                      ; 5.767 ns                ;
; N/A                                     ; 165.89 MHz ( period = 6.028 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[23] ; clk        ; clk      ; None                        ; None                      ; 5.767 ns                ;
; N/A                                     ; 165.89 MHz ( period = 6.028 ns )                    ; int_div:inst2|DCLK_DIV[24] ; int_div:inst2|DCLK_DIV[24] ; clk        ; clk      ; None                        ; None                      ; 5.767 ns                ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ;                            ;                            ;            ;          ;                             ;                           ;                         ;
+-----------------------------------------+-----------------------------------------------------+----------------------------+----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------+
; tsu                                                                                                                                            ;
+-------+--------------+------------+-------+-----------------------------------------------------------------------------------------+----------+
; Slack ; Required tsu ; Actual tsu ; From  ; To                                                                                      ; To Clock ;
+-------+--------------+------------+-------+-----------------------------------------------------------------------------------------+----------+
; N/A   ; None         ; 3.231 ns   ; reset ; lpm_counter0:inst1|lpm_counter:lpm_counter_component|cntr_dth:auto_generated|safe_q[8]  ; clk      ;
; N/A   ; None         ; 3.231 ns   ; reset ; lpm_counter0:inst1|lpm_counter:lpm_counter_component|cntr_dth:auto_generated|safe_q[12] ; clk      ;
; N/A   ; None         ; 3.231 ns   ; reset ; lpm_counter0:inst1|lpm_counter:lpm_counter_component|cntr_dth:auto_generated|safe_q[11] ; clk      ;
; N/A   ; None         ; 3.231 ns   ; reset ; lpm_counter0:inst1|lpm_counter:lpm_counter_component|cntr_dth:auto_generated|safe_q[10] ; clk      ;
; N/A   ; None         ; 3.231 ns   ; reset ; lpm_counter0:inst1|lpm_counter:lpm_counter_component|cntr_dth:auto_generated|safe_q[9]  ; clk      ;
; N/A   ; None         ; 3.231 ns   ; reset ; lpm_counter0:inst1|lpm_counter:lpm_counter_component|cntr_dth:auto_generated|safe_q[13] ; clk      ;
; N/A   ; None         ; 3.231 ns   ; reset ; lpm_counter0:inst1|lpm_counter:lpm_counter_component|cntr_dt

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -