📄 serial.tan.rpt
字号:
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same As Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+-----------------------------------+--------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-----------------------------------+--------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 140.79 MHz ( period = 7.103 ns ) ; serial_test:inst|div_reg[9] ; serial_test:inst|div_reg[1] ; clk ; clk ; None ; None ; 6.394 ns ;
; N/A ; 140.81 MHz ( period = 7.102 ns ) ; serial_test:inst|div_reg[9] ; serial_test:inst|div_reg[4] ; clk ; clk ; None ; None ; 6.393 ns ;
; N/A ; 140.86 MHz ( period = 7.099 ns ) ; serial_test:inst|div_reg[9] ; serial_test:inst|clkbaud8x ; clk ; clk ; None ; None ; 6.390 ns ;
; N/A ; 140.98 MHz ( period = 7.093 ns ) ; serial_test:inst|div_reg[9] ; serial_test:inst|div_reg[0] ; clk ; clk ; None ; None ; 6.384 ns ;
; N/A ; 141.86 MHz ( period = 7.049 ns ) ; serial_test:inst|div_reg[13] ; serial_test:inst|div_reg[1] ; clk ; clk ; None ; None ; 6.340 ns ;
; N/A ; 141.88 MHz ( period = 7.048 ns ) ; serial_test:inst|div_reg[13] ; serial_test:inst|div_reg[4] ; clk ; clk ; None ; None ; 6.339 ns ;
; N/A ; 141.94 MHz ( period = 7.045 ns ) ; serial_test:inst|div_reg[13] ; serial_test:inst|clkbaud8x ; clk ; clk ; None ; None ; 6.336 ns ;
; N/A ; 142.07 MHz ( period = 7.039 ns ) ; serial_test:inst|div_reg[13] ; serial_test:inst|div_reg[0] ; clk ; clk ; None ; None ; 6.330 ns ;
; N/A ; 142.29 MHz ( period = 7.028 ns ) ; serial_test:inst|send_state[2] ; serial_test:inst|trasstart ; clk ; clk ; None ; None ; 6.319 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; serial_test:inst|div_reg[14] ; serial_test:inst|div_reg[1] ; clk ; clk ; None ; None ; 6.231 ns ;
; N/A ; 144.11 MHz ( period = 6.939 ns ) ; serial_test:inst|div_reg[14] ; serial_test:inst|div_reg[4] ; clk ; clk ; None ; None ; 6.230 ns ;
; N/A ; 144.15 MHz ( period = 6.937 ns ) ; serial_test:inst|div_reg[8] ; serial_test:inst|div_reg[1] ; clk ; clk ; None ; None ; 6.228 ns ;
; N/A ; 144.18 MHz ( period = 6.936 ns ) ; serial_test:inst|div_reg[8] ; serial_test:inst|div_reg[4] ; clk ; clk ; None ; None ; 6.227 ns ;
; N/A ; 144.18 MHz ( period = 6.936 ns ) ; serial_test:inst|div_reg[14] ; serial_test:inst|clkbaud8x ; clk ; clk ; None ; None ; 6.227 ns ;
; N/A ; 144.24 MHz ( period = 6.933 ns ) ; serial_test:inst|div_reg[8] ; serial_test:inst|clkbaud8x ; clk ; clk ; None ; None ; 6.224 ns ;
; N/A ; 144.26 MHz ( period = 6.932 ns ) ; serial_test:inst|state_tras[3] ; serial_test:inst|trasstart ; clk ; clk ; None ; None ; 6.223 ns ;
; N/A ; 144.30 MHz ( period = 6.930 ns ) ; serial_test:inst|div_reg[14] ; serial_test:inst|div_reg[0] ; clk ; clk ; None ; None ; 6.221 ns ;
; N/A ; 144.30 MHz ( period = 6.930 ns ) ; serial_test:inst|state_tras[2] ; serial_test:inst|trasstart ; clk ; clk ; None ; None ; 6.221 ns ;
; N/A ; 144.36 MHz ( period = 6.927 ns ) ; serial_test:inst|div_reg[8] ; serial_test:inst|div_reg[0] ; clk ; clk ; None ; None ; 6.218 ns ;
; N/A ; 144.97 MHz ( period = 6.898 ns ) ; serial_test:inst|state_tras[3] ; serial_test:inst|txd_reg ; clk ; clk ; None ; None ; 6.189 ns ;
; N/A ; 145.58 MHz ( period = 6.869 ns ) ; serial_test:inst|send_state[1] ; serial_test:inst|trasstart ; clk ; clk ; None ; None ; 6.160 ns ;
; N/A ; 145.67 MHz ( period = 6.865 ns ) ; serial_test:inst|div_reg[3] ; serial_test:inst|div_reg[15] ; clk ; clk ; None ; None ; 6.156 ns ;
; N/A ; 146.52 MHz ( period = 6.825 ns ) ; serial_test:inst|div_reg[5] ; serial_test:inst|div_reg[15] ; clk ; clk ; None ; None ; 6.116 ns ;
; N/A ; 146.69 MHz ( period = 6.817 ns ) ; serial_test:inst|div_reg[0] ; serial_test:inst|div_reg[15] ; clk ; clk ; None ; None ; 6.108 ns ;
; N/A ; 147.73 MHz ( period = 6.769 ns ) ; serial_test:inst|div_reg[2] ; serial_test:inst|div_reg[15] ; clk ; clk ; None ; None ; 6.060 ns ;
; N/A ; 148.30 MHz ( period = 6.743 ns ) ; serial_test:inst|div_reg[4] ; serial_test:inst|div_reg[15] ; clk ; clk ; None ; None ; 6.034 ns ;
; N/A ; 149.12 MHz ( period = 6.706 ns ) ; serial_test:inst|div_reg[1] ; serial_test:inst|div_reg[15] ; clk ; clk ; None ; None ; 5.997 ns ;
; N/A ; 149.16 MHz ( period = 6.704 ns ) ; serial_test:inst|div_reg[8] ; serial_test:inst|div_reg[15] ; clk ; clk ; None ; None ; 5.995 ns ;
; N/A ; 149.30 MHz ( period = 6.698 ns ) ; serial_test:inst|div_reg[6] ; serial_test:inst|div_reg[15] ; clk ; clk ; None ; None ; 5.989 ns ;
; N/A ; 149.66 MHz ( period = 6.682 ns ) ; serial_test:inst|div8_rec_reg[2] ; serial_test:inst|rxd_buf[4] ; clk ; clk ; None ; None ; 5.973 ns ;
; N/A ; 149.66 MHz ( period = 6.682 ns ) ; serial_test:inst|div8_rec_reg[2] ; serial_test:inst|rxd_buf[5] ; clk ; clk ; None ; None ; 5.973 ns ;
; N/A ; 149.66 MHz ( period = 6.682 ns ) ; serial_test:inst|div8_rec_reg[2] ; serial_test:inst|rxd_buf[6] ; clk ; clk ; None ; None ; 5.973 ns ;
; N/A ; 149.66 MHz ( period = 6.682 ns ) ; serial_test:inst|div8_rec_reg[2] ; serial_test:inst|rxd_buf[7] ; clk ; clk ; None ; None ; 5.973 ns ;
; N/A ; 150.08 MHz ( period = 6.663 ns ) ; serial_test:inst|div8_rec_reg[2] ; serial_test:inst|rxd_buf[0] ; clk ; clk ; None ; None ; 5.954 ns ;
; N/A ; 150.44 MHz ( period = 6.647 ns ) ; serial_test:inst|state_tras[1] ; serial_test:inst|txd_reg ; clk ; clk ; None ; None ; 5.938 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -