📄 da_tlc5620.tan.rpt
字号:
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
; Number of source nodes to report per destination node ; 10 ; ; ; ;
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Perform Multicorner Analysis ; On ; ; ; ;
; Reports the worst-case path for each clock domain and analysis ; Off ; ; ; ;
+----------------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+-------------------------------+-----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-------------------------------+-----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 11.69 MHz ( period = 85.540 ns ) ; dac_test:inst1|data_code_r[7] ; dac_test:inst1|datain[1][1] ; clk ; clk ; None ; None ; 42.522 ns ;
; N/A ; 11.69 MHz ( period = 85.538 ns ) ; dac_test:inst1|data_code_r[4] ; dac_test:inst1|datain[1][1] ; clk ; clk ; None ; None ; 42.521 ns ;
; N/A ; 11.69 MHz ( period = 85.536 ns ) ; dac_test:inst1|data_code_r[6] ; dac_test:inst1|datain[1][1] ; clk ; clk ; None ; None ; 42.520 ns ;
; N/A ; 11.69 MHz ( period = 85.534 ns ) ; dac_test:inst1|data_code_r[2] ; dac_test:inst1|datain[1][1] ; clk ; clk ; None ; None ; 42.519 ns ;
; N/A ; 11.69 MHz ( period = 85.528 ns ) ; dac_test:inst1|data_code_r[3] ; dac_test:inst1|datain[1][1] ; clk ; clk ; None ; None ; 42.516 ns ;
; N/A ; 11.69 MHz ( period = 85.528 ns ) ; dac_test:inst1|data_code_r[5] ; dac_test:inst1|datain[1][1] ; clk ; clk ; None ; None ; 42.516 ns ;
; N/A ; 11.69 MHz ( period = 85.520 ns ) ; dac_test:inst1|data_code_r[0] ; dac_test:inst1|datain[1][1] ; clk ; clk ; None ; None ; 42.512 ns ;
; N/A ; 11.70 MHz ( period = 85.486 ns ) ; dac_test:inst1|data_code_r[1] ; dac_test:inst1|datain[1][1] ; clk ; clk ; None ; None ; 42.495 ns ;
; N/A ; 11.77 MHz ( period = 84.940 ns ) ; dac_test:inst1|data_code_r[7] ; dac_test:inst1|datain[1][2] ; clk ; clk ; None ; None ; 42.223 ns ;
; N/A ; 11.77 MHz ( period = 84.940 ns ) ; dac_test:inst1|data_code_r[7] ; dac_test:inst1|datain[1][3] ; clk ; clk ; None ; None ; 42.223 ns ;
; N/A ; 11.77 MHz ( period = 84.938 ns ) ; dac_test:inst1|data_code_r[4] ; dac_test:inst1|datain[1][2] ; clk ; clk ; None ; None ; 42.222 ns ;
; N/A ; 11.77 MHz ( period = 84.938 ns ) ; dac_test:inst1|data_code_r[4] ; dac_test:inst1|datain[1][3] ; clk ; clk ; None ; None ; 42.222 ns ;
; N/A ; 11.77 MHz ( period = 84.936 ns ) ; dac_test:inst1|data_code_r[6] ; dac_test:inst1|datain[1][2] ; clk ; clk ; None ; None ; 42.221 ns ;
; N/A ; 11.77 MHz ( period = 84.936 ns ) ; dac_test:inst1|data_code_r[6] ; dac_test:inst1|datain[1][3] ; clk ; clk ; None ; None ; 42.221 ns ;
; N/A ; 11.77 MHz ( period = 84.934 ns ) ; dac_test:inst1|data_code_r[2] ; dac_test:inst1|datain[1][2] ; clk ; clk ; None ; None ; 42.220 ns ;
; N/A ; 11.77 MHz ( period = 84.934 ns ) ; dac_test:inst1|data_code_r[2] ; dac_test:inst1|datain[1][3] ; clk ; clk ; None ; None ; 42.220 ns ;
; N/A ; 11.77 MHz ( period = 84.928 ns ) ; dac_test:inst1|data_code_r[3] ; dac_test:inst1|datain[1][2] ; clk ; clk ; None ; None ; 42.217 ns ;
; N/A ; 11.77 MHz ( period = 84.928 ns ) ; dac_test:inst1|data_code_r[5] ; dac_test:inst1|datain[1][2] ; clk ; clk ; None ; None ; 42.217 ns ;
; N/A ; 11.77 MHz ( period = 84.928 ns ) ; dac_test:inst1|data_code_r[3] ; dac_test:inst1|datain[1][3] ; clk ; clk ; None ; None ; 42.217 ns ;
; N/A ; 11.77 MHz ( period = 84.928 ns ) ; dac_test:inst1|data_code_r[5] ; dac_test:inst1|datain[1][3] ; clk ; clk ; None ; None ; 42.217 ns ;
; N/A ; 11.78 MHz ( period = 84.920 ns ) ; dac_test:inst1|data_code_r[0] ; dac_test:inst1|datain[1][2] ; clk ; clk ; None ; None ; 42.213 ns ;
; N/A ; 11.78 MHz ( period = 84.920 ns ) ; dac_test:inst1|data_code_r[0] ; dac_test:inst1|datain[1][3] ; clk ; clk ; None ; None ; 42.213 ns ;
; N/A ; 11.78 MHz ( period = 84.886 ns ) ; dac_test:inst1|data_code_r[1] ; dac_test:inst1|datain[1][2] ; clk ; clk ; None ; None ; 42.196 ns ;
; N/A ; 11.78 MHz ( period = 84.886 ns ) ; dac_test:inst1|data_code_r[1] ; dac_test:inst1|datain[1][3] ; clk ; clk ; None ; None ; 42.196 ns ;
; N/A ; 11.80 MHz ( period = 84.728 ns ) ; dac_test:inst1|data_code_r[7] ; dac_test:inst1|datain[0][1] ; clk ; clk ; None ; None ; 42.114 ns ;
; N/A ; 11.80 MHz ( period = 84.726 ns ) ; dac_test:inst1|data_code_r[4] ; dac_test:inst1|datain[0][1] ; clk ; clk ; None ; None ; 42.113 ns ;
; N/A ; 11.80 MHz ( period = 84.724 ns ) ; dac_test:inst1|data_code_r[6] ; dac_test:inst1|datain[0][1] ; clk ; clk ; None ; None ; 42.112 ns ;
; N/A ; 11.80 MHz ( period = 84.722 ns ) ; dac_test:inst1|data_code_r[2] ; dac_test:inst1|datain[0][1] ; clk ; clk ; None ; None ; 42.111 ns ;
; N/A ; 11.80 MHz ( period = 84.722 ns ) ; dac_test:inst1|data_code_r[7] ; dac_test:inst1|datain[0][2] ; clk ; clk ; None ; None ; 42.111 ns ;
; N/A ; 11.80 MHz ( period = 84.722 ns ) ; dac_test:inst1|data_code_r[7] ; dac_test:inst1|datain[0][3] ; clk ; clk ; None ; None ; 42.111 ns ;
; N/A ; 11.80 MHz ( period = 84.720 ns ) ; dac_test:inst1|data_code_r[4] ; dac_test:inst1|datain[0][2] ; clk ; clk ; None ; None ; 42.110 ns ;
; N/A ; 11.80 MHz ( period = 84.720 ns ) ; dac_test:inst1|data_code_r[4] ; dac_test:inst1|datain[0][3] ; clk ; clk ; None ; None ; 42.110 ns ;
; N/A ; 11.80 MHz ( period = 84.718 ns ) ; dac_test:inst1|data_code_r[6] ; dac_test:inst1|datain[0][2] ; clk ; clk ; None ; None ; 42.109 ns ;
; N/A ; 11.80 MHz ( period = 84.718 ns ) ; dac_test:inst1|data_code_r[6] ; dac_test:inst1|datain[0][3] ; clk ; clk ; None ; None ; 42.109 ns ;
; N/A ; 11.80 MHz ( period = 84.716 ns ) ; dac_test:inst1|data_code_r[3] ; dac_test:inst1|datain[0][1] ; clk ; clk ; None ; None ; 42.108 ns ;
; N/A ; 11.80 MHz ( period = 84.716 ns ) ; dac_test:inst1|data_code_r[5] ; dac_test:inst1|datain[0][1] ; clk ; clk ; None ; None ; 42.108 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -