⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 div.fit.rpt

📁 该源码为VHDL语言编写的分频器
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; 36    ; GND*                       ;              ;
; 37    ; GND*                       ;              ;
; 38    ; GND*                       ;              ;
; 39    ; GND*                       ;              ;
; 40    ; GND_INT                    ;              ;
; 41    ; GND*                       ;              ;
; 42    ; GND*                       ;              ;
; 43    ; GND*                       ;              ;
; 44    ; GND*                       ;              ;
; 45    ; VCC_IO                     ;              ;
; 46    ; GND*                       ;              ;
; 47    ; GND*                       ;              ;
; 48    ; GND*                       ;              ;
; 49    ; GND*                       ;              ;
; 50    ; VCC_INT                    ;              ;
; 51    ; GND*                       ;              ;
; 52    ; GND_INT                    ;              ;
; 53    ; VCC_CKLK                   ;              ;
; 54    ; B[0]                       ; LVTTL/LVCMOS ;
; 55    ; B[1]                       ; LVTTL/LVCMOS ;
; 56    ; A[0]                       ; LVTTL/LVCMOS ;
; 57    ; GND_CKLK                   ;              ;
; 58    ; GND_INT                    ;              ;
; 59    ; GND*                       ;              ;
; 60    ; GND*                       ;              ;
; 61    ; VCC_IO                     ;              ;
; 62    ; GND*                       ;              ;
; 63    ; GND*                       ;              ;
; 64    ; GND*                       ;              ;
; 65    ; GND*                       ;              ;
; 66    ; GND_INT                    ;              ;
; 67    ; GND*                       ;              ;
; 68    ; GND*                       ;              ;
; 69    ; GND*                       ;              ;
; 70    ; GND*                       ;              ;
; 71    ; VCC_IO                     ;              ;
; 72    ; GND*                       ;              ;
; 73    ; GND*                       ;              ;
; 74    ; ^nCONFIG                   ;              ;
; 75    ; VCC_INT                    ;              ;
; 76    ; ^MSEL1                     ;              ;
; 77    ; ^MSEL0                     ;              ;
; 78    ; GND*                       ;              ;
; 79    ; quotient[1]                ; LVTTL/LVCMOS ;
; 80    ; GND*                       ;              ;
; 81    ; GND*                       ;              ;
; 82    ; GND*                       ;              ;
; 83    ; GND*                       ;              ;
; 84    ; GND_INT                    ;              ;
; 85    ; VCC_INT                    ;              ;
; 86    ; GND*                       ;              ;
; 87    ; GND*                       ;              ;
; 88    ; GND*                       ;              ;
; 89    ; GND*                       ;              ;
; 90    ; GND*                       ;              ;
; 91    ; GND*                       ;              ;
; 92    ; GND*                       ;              ;
; 93    ; GND_INT                    ;              ;
; 94    ; VCC_IO                     ;              ;
; 95    ; quotient[3]                ; LVTTL/LVCMOS ;
; 96    ; B[2]                       ; LVTTL/LVCMOS ;
; 97    ; GND*                       ;              ;
; 98    ; GND*                       ;              ;
; 99    ; GND*                       ;              ;
; 100   ; GND*                       ;              ;
; 101   ; GND*                       ;              ;
; 102   ; GND*                       ;              ;
; 103   ; VCC_INT                    ;              ;
; 104   ; GND_INT                    ;              ;
; 105   ; #TDI                       ;              ;
; 106   ; ^nCE                       ;              ;
; 107   ; ^DCLK                      ;              ;
; 108   ; ^DATA0                     ;              ;
; 109   ; GND*                       ;              ;
; 110   ; GND*                       ;              ;
; 111   ; GND*                       ;              ;
; 112   ; GND*                       ;              ;
; 113   ; GND*                       ;              ;
; 114   ; GND*                       ;              ;
; 115   ; VCC_IO                     ;              ;
; 116   ; GND*                       ;              ;
; 117   ; GND*                       ;              ;
; 118   ; GND*                       ;              ;
; 119   ; GND*                       ;              ;
; 120   ; GND*                       ;              ;
; 121   ; GND*                       ;              ;
; 122   ; GND*                       ;              ;
; 123   ; GND_INT                    ;              ;
; 124   ; B[3]                       ; LVTTL/LVCMOS ;
; 125   ; A[1]                       ; LVTTL/LVCMOS ;
; 126   ; A[3]                       ; LVTTL/LVCMOS ;
; 127   ; VCC_INT                    ;              ;
; 128   ; GND*                       ;              ;
; 129   ; GND_INT                    ;              ;
; 130   ; quotient[0]                ; LVTTL/LVCMOS ;
; 131   ; GND*                       ;              ;
; 132   ; GND*                       ;              ;
; 133   ; GND*                       ;              ;
; 134   ; VCC_IO                     ;              ;
; 135   ; GND*                       ;              ;
; 136   ; GND*                       ;              ;
; 137   ; GND*                       ;              ;
; 138   ; GND*                       ;              ;
; 139   ; GND_INT                    ;              ;
; 140   ; GND*                       ;              ;
; 141   ; GND*                       ;              ;
; 142   ; GND*                       ;              ;
; 143   ; GND*                       ;              ;
; 144   ; GND*                       ;              ;
+-------+----------------------------+--------------+


+---------------------------------+
; Global & Other Fast Signals     ;
+------+-------+---------+--------+
; Name ; Pin # ; Fan-Out ; Global ;
+------+-------+---------+--------+
; A[3] ; 126   ; 2       ; no     ;
; B[3] ; 124   ; 2       ; no     ;
; B[0] ; 54    ; 2       ; no     ;
; A[0] ; 56    ; 2       ; no     ;
; A[1] ; 125   ; 2       ; no     ;
; B[1] ; 55    ; 2       ; no     ;
+------+-------+---------+--------+


+---------------------------------------------+
; Carry Chains                                ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0                  ; 0                      ;
; 1                  ; 0                      ;
; 2                  ; 0                      ;
; 3                  ; 0                      ;
; 4                  ; 2                      ;
+--------------------+------------------------+


+--------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals                                          ;
+----------------------------------------------------------------+---------+
; Name                                                           ; Fan-Out ;
+----------------------------------------------------------------+---------+
; lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cout[0] ; 2       ;
; lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cout[2] ; 2       ;
; lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[3] ; 2       ;
; A[2]                                                           ; 2       ;
; B[1]                                                           ; 2       ;
; lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[2] ; 2       ;
; A[0]                                                           ; 2       ;
; A[1]                                                           ; 2       ;
; B[0]                                                           ; 2       ;
; B[3]                                                           ; 2       ;
; B[2]                                                           ; 2       ;
; lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cout[1] ; 2       ;
; lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[1] ; 2       ;
; A[3]                                                           ; 2       ;
; lpm_add_sub:Add0|addcore:adder|unreg_res_node[4]~8             ; 1       ;
; lpm_add_sub:Add1|addcore:adder|unreg_res_node[3]~16            ; 1       ;
+----------------------------------------------------------------+---------+


+-------------------------------------------+
; LAB                                       ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0                        ; 214            ;
; 1                        ; 0              ;
; 2                        ; 0              ;
; 3                        ; 0              ;
; 4                        ; 2              ;
+--------------------------+----------------+


+---------------------------------------------+
; LAB External Interconnect                   ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0                          ; 214            ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -