📄 keyboard.tan.rpt
字号:
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[1] ; state.stop ; fclk ; fclk ; None ; None ; 2.185 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; state.d0 ; fclk ; fclk ; None ; None ; 2.135 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; code[3] ; fclk ; fclk ; None ; None ; 2.135 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; code[0] ; fclk ; fclk ; None ; None ; 2.134 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; code[1] ; fclk ; fclk ; None ; None ; 2.128 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.parity ; fclk ; fclk ; None ; None ; 2.123 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[1] ; state.delay ; fclk ; fclk ; None ; None ; 2.120 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; state.d5 ; fclk ; fclk ; None ; None ; 1.986 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; state.d6 ; fclk ; fclk ; None ; None ; 1.986 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; state.d7 ; fclk ; fclk ; None ; None ; 1.986 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.delay ; fclk ; fclk ; None ; None ; 1.968 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; code[0] ; fclk ; fclk ; None ; None ; 1.942 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; state.d0 ; fclk ; fclk ; None ; None ; 1.941 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.d0 ; fclk ; fclk ; None ; None ; 1.869 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; code[3] ; fclk ; fclk ; None ; None ; 1.869 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; code[0] ; fclk ; fclk ; None ; None ; 1.868 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; code[1] ; fclk ; fclk ; None ; None ; 1.862 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; state.stop ; fclk ; fclk ; None ; None ; 1.821 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; code[4] ; fclk ; fclk ; None ; None ; 1.805 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; code[7] ; fclk ; fclk ; None ; None ; 1.805 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; code[2] ; fclk ; fclk ; None ; None ; 1.801 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; code[5] ; fclk ; fclk ; None ; None ; 1.798 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; code[6] ; fclk ; fclk ; None ; None ; 1.795 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[4] ; code[4] ; fclk ; fclk ; None ; None ; 1.766 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.d5 ; fclk ; fclk ; None ; None ; 1.720 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.d6 ; fclk ; fclk ; None ; None ; 1.720 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.d7 ; fclk ; fclk ; None ; None ; 1.720 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.finish ; fclk ; fclk ; None ; None ; 1.681 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.start ; fclk ; fclk ; None ; None ; 1.680 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.start ; state.d0 ; fclk ; fclk ; None ; None ; 1.668 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; state.stop ; fclk ; fclk ; None ; None ; 1.555 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; code[4] ; fclk ; fclk ; None ; None ; 1.539 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; code[7] ; fclk ; fclk ; None ; None ; 1.539 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; code[2] ; fclk ; fclk ; None ; None ; 1.535 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; state.start ; fclk ; fclk ; None ; None ; 1.534 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; state.finish ; fclk ; fclk ; None ; None ; 1.533 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; code[5] ; fclk ; fclk ; None ; None ; 1.532 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk2 ; code[6] ; fclk ; fclk ; None ; None ; 1.529 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d5 ; code[5] ; fclk ; fclk ; None ; None ; 1.508 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d4 ; code[4] ; fclk ; fclk ; None ; None ; 1.507 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; state.finish ; fclk ; fclk ; None ; None ; 1.482 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; code[1] ; fclk ; fclk ; None ; None ; 1.399 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; code[3] ; fclk ; fclk ; None ; None ; 1.396 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; state.stop ; fclk ; fclk ; None ; None ; 1.388 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d7 ; code[7] ; fclk ; fclk ; None ; None ; 1.365 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d2 ; code[2] ; fclk ; fclk ; None ; None ; 1.353 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.parity ; state.stop ; fclk ; fclk ; None ; None ; 1.344 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d4 ; state.d5 ; fclk ; fclk ; None ; None ; 1.300 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d7 ; state.parity ; fclk ; fclk ; None ; None ; 1.291 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[2] ; code[2] ; fclk ; fclk ; None ; None ; 1.285 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d3 ; code[3] ; fclk ; fclk ; None ; None ; 1.285 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[6] ; code[6] ; fclk ; fclk ; None ; None ; 1.284 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[1] ; code[1] ; fclk ; fclk ; None ; None ; 1.283 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[7] ; code[7] ; fclk ; fclk ; None ; None ; 1.275 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d6 ; code[6] ; fclk ; fclk ; None ; None ; 1.255 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; code[6] ; fclk ; fclk ; None ; None ; 1.187 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; code[5] ; fclk ; fclk ; None ; None ; 1.185 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d0 ; code[0] ; fclk ; fclk ; None ; None ; 1.145 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d0 ; state.d0 ; fclk ; fclk ; None ; None ; 1.145 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.stop ; state.finish ; fclk ; fclk ; None ; None ; 1.132 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.start ; state.start ; fclk ; fclk ; None ; None ; 1.115 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; code[2] ; fclk ; fclk ; None ; None ; 1.087 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; code[4] ; fclk ; fclk ; None ; None ; 1.086 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; data ; code[7] ; fclk ; fclk ; None ; None ; 1.086 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[5] ; code[5] ; fclk ; fclk ; None ; None ; 1.062 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.delay ; state.start ; fclk ; fclk ; None ; None ; 1.051 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.stop ; state.stop ; fclk ; fclk ; None ; None ; 1.042 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d1 ; code[1] ; fclk ; fclk ; None ; None ; 1.033 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[3] ; code[3] ; fclk ; fclk ; None ; None ; 1.032 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; code[0] ; code[0] ; fclk ; fclk ; None ; None ; 1.025 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; clk1 ; clk2 ; fclk ; fclk ; None ; None ; 0.930 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.parity ; state.delay ; fclk ; fclk ; None ; None ; 0.869 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d0 ; state.d1 ; fclk ; fclk ; None ; None ; 0.864 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d3 ; state.d4 ; fclk ; fclk ; None ; None ; 0.853 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d5 ; state.d6 ; fclk ; fclk ; None ; None ; 0.841 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d6 ; state.d7 ; fclk ; fclk ; None ; None ; 0.837 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d1 ; state.d2 ; fclk ; fclk ; None ; None ; 0.670 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.finish ; fok ; fclk ; fclk ; None ; None ; 0.667 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; state.d2 ; state.d3 ; fclk ; fclk ; None ; None ; 0.663 ns ;
+-------+------------------------------------------------+--------------+--------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'fclk' ;
+------------------------------------------+---------+-------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack ; From ; To ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+---------+-------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; code[3] ; scancode[3]$latch ; fclk ; fclk ; None ; None ; 0.846 ns ;
; Not operational: Clock Skew > Data Delay ; code[1] ; scancode[1]$latch ; fclk ; fclk ; None ; None ; 1.136 ns ;
; Not operational: Clock Skew > Data Delay ; code[0] ; scancode[0]$latch ; fclk ; fclk ; None ; None ; 1.686 ns ;
; Not operational: Clock Skew > Data Delay ; code[2] ; scancode[2]$latch ; fclk ; fclk ; None ; None ; 1.849 ns ;
; Not operational: Clock Skew > Data Delay ; code[5] ; scancode[5]$latch ; fclk ; fclk ; None ; None ; 1.852 ns ;
; Not operational: Clock Skew > Data Delay ; code[4] ; scancode[4]$latch ; fclk ; fclk ; None ; None ; 1.889 ns ;
; Not operational: Clock Skew > Data Delay ; code[7] ; scancode[7]$latch ; fclk ; fclk ; None ; None ; 2.152 ns ;
; Not operational: Clock Skew > Data Delay ; code[6] ; scancode[6]$latch ; fclk ; fclk ; None ; None ; 2.206 ns ;
+------------------------------------------+---------+-------------------+------------+----------+----------------------------+----------------------------+--------------------------+
+--------------------------------------------------------------+
; tsu ;
+-------+--------------+------------+--------+------+----------+
; Slack ; Required tsu ; Actual tsu ; From ; To ; To Clock ;
+-------+--------------+------------+--------+------+----------+
; N/A ; None ; 6.270 ns ; datain ; data ; fclk ;
; N/A ; None ; 6.266 ns ; clkin ; clk1 ; fclk ;
+-------+--------------+------------+--------+------+----------+
+----------------------------------------------------------------------------------+
; tco ;
+-------+--------------+------------+-------------------+-------------+------------+
; Slack ; Required tco ; Actual tco ; From ; To ; From Clock ;
+-------+--------------+------------+-------------------+-------------+------------+
; N/A ; None ; 13.812 ns ; scancode[3]$latch ; scancode[3] ; fclk ;
; N/A ; None ; 13.782 ns ; scancode[1]$latch ; scancode[1] ; fclk ;
; N/A ; None ; 13.338 ns ; scancode[5]$latch ; scancode[5] ; fclk ;
; N/A ; None ; 13.305 ns ; scancode[0]$latch ; scancode[0] ; fclk ;
; N/A ; None ; 13.059 ns ; scancode[2]$latch ; scancode[2] ; fclk ;
; N/A ; None ; 12.989 ns ; scancode[4]$latch ; scancode[4] ; fclk ;
; N/A ; None ; 12.700 ns ; scancode[7]$latch ; scancode[7] ; fclk ;
; N/A ; None ; 12.416 ns ; scancode[6]$latch ; scancode[6] ; fclk ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -