⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 clock.fit.rpt

📁 一个用verilog编写的数字时钟
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; 124      ; 187        ; 2        ; en[2]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 125      ; 188        ; 2        ; en[5]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 126      ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ;
; 127      ; 189        ; 2        ; clk            ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 128      ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ;
; 129      ; 190        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 130      ; 191        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 131      ; 192        ; 2        ; en[6]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 132      ; 193        ; 2        ; en[7]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 133      ; 194        ; 2        ; en[1]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 134      ; 195        ; 2        ; en[0]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 135      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 136      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 137      ; 199        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 138      ; 200        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 139      ; 201        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 140      ; 204        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 141      ; 205        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 142      ; 208        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 143      ; 212        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 144      ; 215        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 3.3-V PCI                  ; 10 pF ; 25 Ohm (Parallel)      ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                    ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; |clock                     ; 161 (161)   ; 74           ; 0          ; 18   ; 0            ; 87 (87)      ; 26 (26)           ; 48 (48)          ; 42 (42)         ; |clock              ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------+
; Delay Chain Summary                   ;
+------------+----------+---------------+
; Name       ; Pin Type ; Pad to Core 0 ;
+------------+----------+---------------+
; clk        ; Input    ; 0             ;
; rst        ; Input    ; 0             ;
; dataout[0] ; Output   ; --            ;
; dataout[1] ; Output   ; --            ;
; dataout[2] ; Output   ; --            ;
; dataout[3] ; Output   ; --            ;
; dataout[4] ; Output   ; --            ;
; dataout[5] ; Output   ; --            ;
; dataout[6] ; Output   ; --            ;
; dataout[7] ; Output   ; --            ;
; en[0]      ; Output   ; --            ;
; en[1]      ; Output   ; --            ;
; en[2]      ; Output   ; --            ;
; en[3]      ; Output   ; --            ;
; en[4]      ; Output   ; --            ;
; en[5]      ; Output   ; --            ;
; en[6]      ; Output   ; --            ;
; en[7]      ; Output   ; --            ;
+------------+----------+---------------+


+-------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                   ;
+------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; Name                   ; Location     ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ;
+------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; _~10                   ; LC_X11_Y6_N3 ; 4       ; Clock enable ; no     ; --                   ; --               ;
; clk                    ; PIN_127      ; 74      ; Clock        ; yes    ; Global clock         ; GCLK2            ;
; dataout_buf[0][2]~1426 ; LC_X9_Y8_N2  ; 1       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[1][3]~1407 ; LC_X11_Y6_N4 ; 1       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[3][2]~1428 ; LC_X11_Y5_N3 ; 1       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[3][3]~1411 ; LC_X11_Y8_N1 ; 6       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[4][3]~1415 ; LC_X12_Y8_N8 ; 6       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[4][3]~1416 ; LC_X12_Y8_N4 ; 1       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[6][2]~1427 ; LC_X12_Y6_N0 ; 1       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[6][3]~1414 ; LC_X12_Y6_N8 ; 3       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[7][1]~1423 ; LC_X12_Y8_N3 ; 1       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[7][2]~1429 ; LC_X11_Y8_N4 ; 1       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[7][3]~1417 ; LC_X11_Y8_N9 ; 3       ; Clock enable ; no     ; --                   ; --               ;
; dataout_buf[7][3]~1418 ; LC_X11_Y8_N2 ; 1       ; Clock enable ; no     ; --                   ; --               ;
; reduce_nor~1053        ; LC_X9_Y8_N9  ; 3       ; Clock enable ; no     ; --                   ; --               ;
; reduce_nor~1059        ; LC_X9_Y7_N5  ; 8       ; Clock enable ; no     ; --                   ; --               ;
; rst                    ; PIN_110      ; 74      ; Async. clear ; yes    ; Global clock         ; GCLK3            ;
+------------------------+--------------+---------+--------------+--------+----------------------+------------------+


+---------------------------------------------------------------------+
; Global & Other Fast Signals                                         ;
+------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+----------+---------+----------------------+------------------+
; clk  ; PIN_127  ; 74      ; Global clock         ; GCLK2            ;
; rst  ; PIN_110  ; 74      ; Global clock         ; GCLK3            ;
+------+----------+---------+----------------------+------------------+


+----------------------------------+
; Non-Global High Fan-Out Signals  ;
+------------------------+---------+
; Name                   ; Fan-Out ;
+------------------------+---------+
; reduce_nor~1052        ; 14      ;
; reduce_nor~1049        ; 14      ;
; dataout_buf[6][3]~1409 ; 8       ;
; reduce_nor~1059        ; 8       ;
; dataout_code[0]~737    ; 8       ;
; dataout_code[2]~733    ; 8       ;
; dataout_code[1]~729    ; 8       ;
; dataout_code[3]~725    ; 8       ;
; cal~153                ; 7       ;
; en[1]~reg0             ; 7       ;
; dataout_buf[4][3]~1415 ; 6       ;
; dataout_buf[6][3]~1412 ; 6       ;
; dataout_buf[3][3]~1411 ; 6       ;
; dataout_buf[4][0]      ; 6       ;
; dataout_buf[3][0]      ; 6       ;
; dataout_buf[6][0]      ; 6       ;
; dataout_buf[0][0]      ; 6       ;
; dataout_buf[1][0]      ; 6       ;
; en[6]~reg0             ; 6       ;
; en[4]~reg0             ; 6       ;
; en[3]~reg0             ; 6       ;
; add~1134               ; 5       ;
; add~1109               ; 5       ;
; add~1079               ; 5       ;
; add~1059               ; 5       ;
; cnt_scan[7]~253        ; 5       ;
; cnt_scan[2]~233        ; 5       ;
; dataout_buf[7][0]      ; 5       ;
; dataout_buf[0][2]      ; 5       ;
; dataout_buf[4][1]      ; 5       ;
; dataout_buf[6][1]      ; 5       ;
; dataout_buf[3][1]      ; 5       ;
; dataout_buf[0][1]      ; 5       ;
; dataout_buf[1][1]      ; 5       ;
; en[0]~reg0             ; 5       ;
; _~10                   ; 4       ;
; dataout_buf[4][2]      ; 4       ;
; dataout_buf[3][2]      ; 4       ;
; dataout_buf[6][2]      ; 4       ;
; dataout_buf[1][2]      ; 4       ;
; dataout_buf[7][1]      ; 4       ;
; reduce_nor~12          ; 4       ;
; reduce_nor~15          ; 4       ;
; en[5]~reg0             ; 4       ;
; reduce_nor~11          ; 4       ;
; reduce_nor~14          ; 4       ;
; dataout_code~721       ; 4       ;
; en[7]~reg0             ; 4       ;
; reduce_nor~9           ; 4       ;
; en[2]~reg0             ; 4       ;
+------------------------+---------+


+--------------------------------------------------+
; Interconnect Usage Summary                       ;
+----------------------------+---------------------+
; Interconnect Resource Type ; Usage               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -