⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 liangzhu.sim.rpt

📁 FPGA开发入门的Verilog HDL程序2---梁祝音乐播放,真实可用
💻 RPT
📖 第 1 页 / 共 5 页
字号:
+--------------------------------------------------------------------+
; Coverage Summary                                                   ;
+-----------------------------------------------------+--------------+
; Type                                                ; Value        ;
+-----------------------------------------------------+--------------+
; Total coverage as a percentage                      ;      40.03 % ;
; Total nodes checked                                 ; 595          ;
; Total output ports checked                          ; 637          ;
; Total output ports with complete 1/0-value coverage ; 255          ;
; Total output ports with no 1/0-value coverage       ; 376          ;
; Total output ports with no 1-value coverage         ; 376          ;
; Total output ports with no 0-value coverage         ; 382          ;
+-----------------------------------------------------+--------------+


The following table displays output ports that toggle between 1 and 0 during simulation.
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Complete 1/0-Value Coverage                                                                                                                                                   ;
+---------------------------------------------------------------------------+--------------------------------------------------------------------------------+------------------+
; Node Name                                                                 ; Output Port Name                                                               ; Output Port Type ;
+---------------------------------------------------------------------------+--------------------------------------------------------------------------------+------------------+
; |liangzhu|clk_cnt[13]                                                     ; |liangzhu|clk_cnt[13]                                                          ; out              ;
; |liangzhu|clk_cnt[12]                                                     ; |liangzhu|clk_cnt[12]                                                          ; out              ;
; |liangzhu|clk_cnt[11]                                                     ; |liangzhu|clk_cnt[11]                                                          ; out              ;
; |liangzhu|clk_cnt[10]                                                     ; |liangzhu|clk_cnt[10]                                                          ; out              ;
; |liangzhu|clk_cnt[9]                                                      ; |liangzhu|clk_cnt[9]                                                           ; out              ;
; |liangzhu|clk_cnt[8]                                                      ; |liangzhu|clk_cnt[8]                                                           ; out              ;
; |liangzhu|clk_cnt[7]                                                      ; |liangzhu|clk_cnt[7]                                                           ; out              ;
; |liangzhu|clk_cnt[6]                                                      ; |liangzhu|clk_cnt[6]                                                           ; out              ;
; |liangzhu|clk_cnt[5]                                                      ; |liangzhu|clk_cnt[5]                                                           ; out              ;
; |liangzhu|clk_cnt[4]                                                      ; |liangzhu|clk_cnt[4]                                                           ; out              ;
; |liangzhu|clk_cnt[3]                                                      ; |liangzhu|clk_cnt[3]                                                           ; out              ;
; |liangzhu|clk_cnt[2]                                                      ; |liangzhu|clk_cnt[2]                                                           ; out              ;
; |liangzhu|clk_cnt[1]                                                      ; |liangzhu|clk_cnt[1]                                                           ; out              ;
; |liangzhu|clk_cnt[0]                                                      ; |liangzhu|clk_cnt[0]                                                           ; out              ;
; |liangzhu|divider~1                                                       ; |liangzhu|divider~1                                                            ; out              ;
; |liangzhu|divider~2                                                       ; |liangzhu|divider~2                                                            ; out              ;
; |liangzhu|divider~3                                                       ; |liangzhu|divider~3                                                            ; out              ;
; |liangzhu|divider~4                                                       ; |liangzhu|divider~4                                                            ; out              ;
; |liangzhu|divider~5                                                       ; |liangzhu|divider~5                                                            ; out              ;
; |liangzhu|divider~6                                                       ; |liangzhu|divider~6                                                            ; out              ;
; |liangzhu|divider~7                                                       ; |liangzhu|divider~7                                                            ; out              ;
; |liangzhu|divider~8                                                       ; |liangzhu|divider~8                                                            ; out              ;
; |liangzhu|divider~9                                                       ; |liangzhu|divider~9                                                            ; out              ;
; |liangzhu|divider~10                                                      ; |liangzhu|divider~10                                                           ; out              ;
; |liangzhu|divider~11                                                      ; |liangzhu|divider~11                                                           ; out              ;
; |liangzhu|divider~12                                                      ; |liangzhu|divider~12                                                           ; out              ;
; |liangzhu|divider~13                                                      ; |liangzhu|divider~13                                                           ; out              ;
; |liangzhu|divider[10]                                                     ; |liangzhu|divider[10]                                                          ; out              ;
; |liangzhu|divider[9]                                                      ; |liangzhu|divider[9]                                                           ; out              ;
; |liangzhu|divider[8]                                                      ; |liangzhu|divider[8]                                                           ; out              ;
; |liangzhu|divider[7]                                                      ; |liangzhu|divider[7]                                                           ; out              ;
; |liangzhu|divider[6]                                                      ; |liangzhu|divider[6]                                                           ; out              ;
; |liangzhu|divider[5]                                                      ; |liangzhu|divider[5]                                                           ; out              ;
; |liangzhu|divider[4]                                                      ; |liangzhu|divider[4]                                                           ; out              ;
; |liangzhu|divider[3]                                                      ; |liangzhu|divider[3]                                                           ; out              ;
; |liangzhu|divider[2]                                                      ; |liangzhu|divider[2]                                                           ; out              ;
; |liangzhu|divider[1]                                                      ; |liangzhu|divider[1]                                                           ; out              ;
; |liangzhu|divider[0]                                                      ; |liangzhu|divider[0]                                                           ; out              ;
; |liangzhu|sys_clk                                                         ; |liangzhu|sys_clk                                                              ; out              ;
; |liangzhu|lpm_add_sub:Add1|result_node[0]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[0]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[1]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[1]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[2]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[2]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[3]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[3]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[4]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[4]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[5]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[5]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[6]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[6]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[7]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[7]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[8]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[8]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[9]                                 ; |liangzhu|lpm_add_sub:Add1|result_node[9]                                      ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[10]                                ; |liangzhu|lpm_add_sub:Add1|result_node[10]                                     ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[11]                                ; |liangzhu|lpm_add_sub:Add1|result_node[11]                                     ; out0             ;
; |liangzhu|lpm_add_sub:Add1|result_node[12]                                ; |liangzhu|lpm_add_sub:Add1|result_node[12]                                     ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[0]~0              ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[0]~0                   ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[0]                ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[0]                     ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|_~0                              ; |liangzhu|lpm_add_sub:Add1|addcore:adder|_~0                                   ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|_~3                              ; |liangzhu|lpm_add_sub:Add1|addcore:adder|_~3                                   ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[10]~4             ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[10]~4                  ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[9]~5              ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[9]~5                   ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[8]~6              ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[8]~6                   ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[7]~7              ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[7]~7                   ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[6]~8              ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[6]~8                   ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[5]~9              ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[5]~9                   ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[4]~10             ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[4]~10                  ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[3]~11             ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[3]~11                  ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[2]~12             ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[2]~12                  ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[1]~13             ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[1]~13                  ; out0             ;
; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[12]               ; |liangzhu|lpm_add_sub:Add1|addcore:adder|unreg_res_node[12]                    ; out0             ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -