⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 addere.fit.rpt

📁 郑亚民版的可编程逻辑器件开发软件quatus ii里的一些例程
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; T9       ; 77         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T10      ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; T11      ; 81         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T12      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; T13      ; 93         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T14      ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; T15      ; 97         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T16      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; 3.3-V PCI           ; 10 pF ; 25 Ohm (Parallel)                  ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                         ;
+-----------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+--------------------------------------------+
; Compilation Hierarchy Node              ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                        ;
+-----------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+--------------------------------------------+
; |AdderE                                 ; 16 (0)      ; 0            ; 0           ; 26   ; 0            ; 16 (0)       ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE                                    ;
;    |Full_Adder:Stages_0_LowBit_FA|      ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE|Full_Adder:Stages_0_LowBit_FA      ;
;    |Full_Adder_1:Stages_6_OtherBits_FA| ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE|Full_Adder_1:Stages_6_OtherBits_FA ;
;    |Full_Adder_2:Stages_1_OtherBits_FA| ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE|Full_Adder_2:Stages_1_OtherBits_FA ;
;    |Full_Adder_3:Stages_7_OtherBits_FA| ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE|Full_Adder_3:Stages_7_OtherBits_FA ;
;    |Full_Adder_4:Stages_5_OtherBits_FA| ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE|Full_Adder_4:Stages_5_OtherBits_FA ;
;    |Full_Adder_5:Stages_2_OtherBits_FA| ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE|Full_Adder_5:Stages_2_OtherBits_FA ;
;    |Full_Adder_6:Stages_3_OtherBits_FA| ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE|Full_Adder_6:Stages_3_OtherBits_FA ;
;    |Full_Adder_7:Stages_4_OtherBits_FA| ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |AdderE|Full_Adder_7:Stages_4_OtherBits_FA ;
+-----------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+--------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------------------------------------------------+
; Delay Chain Summary                                                             ;
+--------+----------+---------------+---------------+-----------------------+-----+
; Name   ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+--------+----------+---------------+---------------+-----------------------+-----+
; COUT   ; Output   ; --            ; --            ; --                    ; --  ;
; SUM[0] ; Output   ; --            ; --            ; --                    ; --  ;
; SUM[1] ; Output   ; --            ; --            ; --                    ; --  ;
; SUM[2] ; Output   ; --            ; --            ; --                    ; --  ;
; SUM[3] ; Output   ; --            ; --            ; --                    ; --  ;
; SUM[4] ; Output   ; --            ; --            ; --                    ; --  ;
; SUM[5] ; Output   ; --            ; --            ; --                    ; --  ;
; SUM[6] ; Output   ; --            ; --            ; --                    ; --  ;
; SUM[7] ; Output   ; --            ; --            ; --                    ; --  ;
; A[7]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; B[7]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; A[0]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; B[0]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; CIN    ; Input    ; ON            ; ON            ; --                    ; --  ;
; A[1]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; B[1]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; A[2]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; B[2]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; A[3]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; B[3]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; A[4]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; B[4]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; A[5]   ; Input    ; ON            ; ON            ; --                    ; --  ;
; B[5]   ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; A[6]   ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; B[6]   ; Input    ; ON            ; ON            ; --                    ; --  ;
+--------+----------+---------------+---------------+-----------------------+-----+


+--------------------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                                 ;
+--------------------------------------------------+-------------------+---------+
; Source Pin / Fanout                              ; Pad To Core Index ; Setting ;
+--------------------------------------------------+-------------------+---------+
; A_in_7_                                          ;                   ;         ;
;      - Full_Adder_3:Stages_7_OtherBits_FA|COUT_0 ; 0                 ; ON      ;
;      - Full_Adder_3:Stages_7_OtherBits_FA|SUM_0  ; 0                 ; ON      ;
; B_in_7_                                          ;                   ;         ;
;      - Full_Adder_3:Stages_7_OtherBits_FA|COUT_0 ; 0                 ; ON      ;
;      - Full_Adder_3:Stages_7_OtherBits_FA|SUM_0  ; 0                 ; ON      ;
; A_in_0_                                          ;                   ;         ;
;      - Full_Adder:Stages_0_LowBit_FA|SUM_0       ; 0                 ; ON      ;
;      - Full_Adder:Stages_0_LowBit_FA|COUT_0      ; 0                 ; ON      ;
; B_in_0_                                          ;                   ;         ;
;      - Full_Adder:Stages_0_LowBit_FA|SUM_0       ; 1                 ; ON      ;
;      - Full_Adder:Stages_0_LowBit_FA|COUT_0      ; 1                 ; ON      ;
; CIN_in                                           ;                   ;         ;
;      - Full_Adder:Stages_0_LowBit_FA|SUM_0       ; 0                 ; ON      ;
;      - Full_Adder:Stages_0_LowBit_FA|COUT_0      ; 0                 ; ON      ;
; A_in_1_                                          ;                   ;         ;
;      - Full_Adder_2:Stages_1_OtherBits_FA|SUM_0  ; 0                 ; ON      ;
;      - Full_Adder_2:Stages_1_OtherBits_FA|COUT_1 ; 0                 ; ON      ;
; B_in_1_                                          ;                   ;         ;
;      - Full_Adder_2:Stages_1_OtherBits_FA|SUM_0  ; 0                 ; ON      ;
;      - Full_Adder_2:Stages_1_OtherBits_FA|COUT_1 ; 0                 ; ON      ;
; A_in_2_                                          ;                   ;         ;
;      - Full_Adder_5:Stages_2_OtherBits_FA|SUM_0  ; 0                 ; ON      ;
;      - Full_Adder_5:Stages_2_OtherBits_FA|COUT_1 ; 0                 ; ON      ;
; B_in_2_                                          ;                   ;         ;
;      - Full_Adder_5:Stages_2_OtherBits_FA|SUM_0  ; 0                 ; ON      ;
;      - Full_Adder_5:Stages_2_OtherBits_FA|COUT_1 ; 0                 ; ON      ;
; A_in_3_                                          ;                   ;         ;
;      - Full_Adder_6:Stages_3_OtherBits_FA|SUM_0  ; 1                 ; ON      ;
;      - Full_Adder_6:Stages_3_OtherBits_FA|COUT_1 ; 1                 ; ON      ;
; B_in_3_                                       

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -