📄 sin_gen.fit.rpt
字号:
; ; ;
; Total registers ; 664 / 33,216 ( 2 % ) ;
; Total LABs ; 104 / 2,076 ( 5 % ) ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 26 / 475 ( 5 % ) ;
; -- Clock pins ; 2 / 8 ( 25 % ) ;
; Global signals ; 16 ;
; M4Ks ; 19 / 105 ( 18 % ) ;
; Total memory bits ; 75,776 / 483,840 ( 16 % ) ;
; Total RAM block bits ; 87,552 / 483,840 ( 18 % ) ;
; Embedded Multiplier 9-bit elements ; 10 / 70 ( 14 % ) ;
; PLLs ; 1 / 4 ( 25 % ) ;
; Global clocks ; 16 / 16 ( 100 % ) ;
; Maximum fan-out node ; pll:inst1|altpll:altpll_component|_clk0~clkctrl ;
; Maximum fan-out ; 252 ;
; Highest non-global fan-out signal ; sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|trigger_setup_ena ;
; Highest non-global fan-out ; 45 ;
; Total fan-out ; 4631 ;
; Average fan-out ; 2.73 ;
+---------------------------------------------+------------------------------------------------------------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; am_adj ; P23 ; 6 ; 65 ; 18 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; clk50m ; N2 ; 2 ; 0 ; 18 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; key_100 ; G26 ; 5 ; 65 ; 27 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; key_100k ; N23 ; 5 ; 65 ; 20 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; sw0 ; N25 ; 5 ; 65 ; 19 ; 0 ; 9 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; sw1 ; N26 ; 5 ; 65 ; 19 ; 1 ; 42 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; fm_out[0] ; AC16 ; 7 ; 42 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; fm_out[1] ; AA15 ; 7 ; 40 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; fm_out[2] ; Y14 ; 7 ; 37 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; fm_out[3] ; W16 ; 7 ; 42 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; fm_out[4] ; W15 ; 7 ; 42 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; fm_out[5] ; AE16 ; 7 ; 40 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; fm_out[6] ; AE17 ; 7 ; 44 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; fm_out[7] ; AC15 ; 7 ; 40 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; q_out[0] ; AC14 ; 7 ; 35 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; q_out[1] ; AB15 ; 7 ; 40 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; q_out[2] ; AA14 ; 7 ; 37 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; q_out[3] ; AC17 ; 7 ; 44 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; q_out[4] ; AD16 ; 7 ; 42 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; q_out[5] ; Y15 ; 7 ; 37 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; q_out[6] ; AF17 ; 7 ; 44 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; q_out[7] ; Y13 ; 7 ; 37 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 0 / 64 ( 0 % ) ; 3.3V ; -- ;
; 2 ; 3 / 59 ( 5 % ) ; 3.3V ; -- ;
; 3 ; 0 / 56 ( 0 % ) ; 3.3V ; -- ;
; 4 ; 0 / 58 ( 0 % ) ; 3.3V ; -- ;
; 5 ; 4 / 65 ( 6 % ) ; 3.3V ; -- ;
; 6 ; 2 / 59 ( 3 % ) ; 3.3V ; -- ;
; 7 ; 16 / 58 ( 28 % ) ; 3.3V ; -- ;
; 8 ; 0 / 56 ( 0 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -