⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dds.fit.rpt

📁 实现DDS频率可调得VHDL程序
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Resource                                    ; Usage                   ;
+---------------------------------------------+-------------------------+
; Total logic elements                        ; 9 / 2,910 ( < 1 % )     ;
;     -- Combinational with no register       ; 1                       ;
;     -- Register only                        ; 0                       ;
;     -- Combinational with a register        ; 8                       ;
;                                             ;                         ;
; Logic element usage by number of LUT inputs ;                         ;
;     -- 4 input functions                    ; 0                       ;
;     -- 3 input functions                    ; 7                       ;
;     -- 2 input functions                    ; 1                       ;
;     -- 1 input functions                    ; 0                       ;
;     -- 0 input functions                    ; 1                       ;
;                                             ;                         ;
; Logic elements by mode                      ;                         ;
;     -- normal mode                          ; 2                       ;
;     -- arithmetic mode                      ; 7                       ;
;     -- qfbk mode                            ; 0                       ;
;     -- register cascade mode                ; 0                       ;
;     -- synchronous clear/load mode          ; 0                       ;
;     -- asynchronous clear/load mode         ; 8                       ;
;                                             ;                         ;
; Total LABs                                  ; 2 / 291 ( < 1 % )       ;
; Logic elements in carry chains              ; 8                       ;
; User inserted logic elements                ; 0                       ;
; Virtual pins                                ; 0                       ;
; I/O pins                                    ; 19 / 104 ( 18 % )       ;
;     -- Clock pins                           ; 1 / 2 ( 50 % )          ;
; Global signals                              ; 2                       ;
; M4Ks                                        ; 2 / 13 ( 15 % )         ;
; Total memory bits                           ; 8,192 / 59,904 ( 13 % ) ;
; Total RAM block bits                        ; 9,216 / 59,904 ( 15 % ) ;
; Global clocks                               ; 2 / 8 ( 25 % )          ;
; Maximum fan-out node                        ; CLK                     ;
; Maximum fan-out                             ; 10                      ;
; Total fan-out                               ; 77                      ;
; Average fan-out                             ; 2.41                    ;
+---------------------------------------------+-------------------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                  ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; CLK   ; 93    ; 3        ; 27           ; 8            ; 3           ; 10                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; EN    ; 36    ; 1        ; 0            ; 1            ; 1           ; 8                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; M[0]  ; 1     ; 1        ; 0            ; 13           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; M[1]  ; 2     ; 1        ; 0            ; 13           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; M[2]  ; 3     ; 1        ; 0            ; 12           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; M[3]  ; 4     ; 1        ; 0            ; 12           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; M[4]  ; 5     ; 1        ; 0            ; 11           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; M[5]  ; 6     ; 1        ; 0            ; 11           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; M[6]  ; 7     ; 1        ; 0            ; 10           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; M[7]  ; 10    ; 1        ; 0            ; 10           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; RESET ; 35    ; 1        ; 0            ; 1            ; 0           ; 8                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                                   ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load        ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; Q[0] ; 51    ; 4        ; 10           ; 0            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; Q[1] ; 52    ; 4        ; 12           ; 0            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; Q[2] ; 67    ; 4        ; 22           ; 0            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; Q[3] ; 68    ; 4        ; 22           ; 0            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; Q[4] ; 69    ; 4        ; 24           ; 0            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; Q[5] ; 70    ; 4        ; 24           ; 0            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; Q[6] ; 71    ; 4        ; 26           ; 0            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; Q[7] ; 72    ; 4        ; 26           ; 0            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 12 / 22 ( 54 % ) ; 3.3V          ; --           ;
; 2        ; 0 / 28 ( 0 % )   ; 3.3V          ; --           ;
; 3        ; 1 / 26 ( 3 % )   ; 3.3V          ; --           ;
; 4        ; 8 / 28 ( 28 % )  ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                   ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; 1        ; 0          ; 1        ; M[0]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 2        ; 1          ; 1        ; M[1]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 3        ; 2          ; 1        ; M[2]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 4        ; 3          ; 1        ; M[3]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 5        ; 4          ; 1        ; M[4]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 6        ; 5          ; 1        ; M[5]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 7        ; 6          ; 1        ; M[6]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 8        ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 9        ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 10       ; 7          ; 1        ; M[7]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 11       ; 8          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 12       ; 9          ; 1        ; *~nCSO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 13       ; 10         ; 1        ; ^DATA0         ; input  ;              ;         ; --         ;                 ;
; 14       ; 11         ; 1        ; ^nCONFIG       ;        ;              ;         ; --         ;                 ;
; 15       ;            ;          ; VCCA_PLL1      ; power  ;              ; 1.5V    ; --         ;                 ;
; 16       ; 12         ; 1        ; GND+           ;        ;              ;         ; Row I/O    ;                 ;
; 17       ; 13         ; 1        ; GND+           ;        ;              ;         ; Row I/O    ;                 ;
; 18       ;            ;          ; GNDA_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 19       ;            ;          ; GNDG_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 20       ; 14         ; 1        ; ^nCEO          ;        ;              ;         ; --         ;                 ;
; 21       ; 15         ; 1        ; ^nCE           ;        ;              ;         ; --         ;                 ;
; 22       ; 16         ; 1        ; ^MSEL0         ;        ;              ;         ; --         ;                 ;
; 23       ; 17         ; 1        ; ^MSEL1         ;        ;              ;         ; --         ;                 ;
; 24       ; 18         ; 1        ; ^DCLK          ; bidir  ;              ;         ; --         ;                 ;
; 25       ; 19         ; 1        ; *~ASDO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 26       ; 20         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 27       ; 21         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 28       ; 22         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 29       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 30       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 31       ; 23         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 32       ; 24         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 33       ; 25         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 34       ; 26         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 35       ; 27         ; 1        ; RESET          ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 36       ; 28         ; 1        ; EN             ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 37       ; 29         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 38       ; 30         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 39       ; 31         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 40       ; 32         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 41       ; 33         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 42       ; 34         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 43       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 44       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; 45       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 46       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 47       ; 35         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 48       ; 36         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 49       ; 37         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -