📄 thermal_top.fit.rpt
字号:
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk ; A20 ; 4 ; 52 ; 69 ; 3 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVDS ; Off ; User ;
; clk(n) ; A21 ; 4 ; 52 ; 69 ; 0 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; LVDS ; Off ; Fitter ;
; start ; E36 ; 2 ; 0 ; 65 ; 3 ; 37 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; dig_a ; AE36 ; 1 ; 0 ; 18 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 12mA ; Off ; Fitter ; 0 pF ;
; dig_b ; AC34 ; 1 ; 0 ; 18 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 12mA ; Off ; Fitter ; 0 pF ;
; dig_c ; AH24 ; 8 ; 28 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; dig_d ; AU25 ; 8 ; 28 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; dig_dp ; E22 ; 11 ; 38 ; 69 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; dig_e ; AE26 ; 1 ; 0 ; 19 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 12mA ; Off ; Fitter ; 0 pF ;
; dig_f ; AE39 ; 1 ; 0 ; 19 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 12mA ; Off ; Fitter ; 0 pF ;
; dig_g ; AV25 ; 8 ; 28 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; lsb_sel ; AP21 ; 8 ; 40 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; msb_sel ; AN22 ; 12 ; 36 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; smb_clk ; AV21 ; 7 ; 52 ; 0 ; 2 ; no ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; smb_data ; AU17 ; 7 ; 63 ; 0 ; 0 ; 27 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+-------------------------------------------------------------+
; I/O Bank Usage ;
+----------+-------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+-------------------+---------------+--------------+
; 1 ; 4 / 120 ( 3 % ) ; 3.3V ; -- ;
; 2 ; 1 / 124 ( < 1 % ) ; 3.3V ; -- ;
; 3 ; 1 / 102 ( < 1 % ) ; 3.3V ; -- ;
; 4 ; 2 / 94 ( 2 % ) ; 3.3V ; -- ;
; 5 ; 0 / 0 ( -- ) ; 3.3V ; -- ;
; 6 ; 0 / 0 ( -- ) ; 3.3V ; -- ;
; 7 ; 2 / 94 ( 2 % ) ; 3.3V ; -- ;
; 8 ; 4 / 100 ( 4 % ) ; 3.3V ; -- ;
; 9 ; 0 / 6 ( 0 % ) ; 3.3V ; -- ;
; 10 ; 0 / 6 ( 0 % ) ; 3.3V ; -- ;
; 11 ; 1 / 6 ( 17 % ) ; 3.3V ; -- ;
; 12 ; 1 / 6 ( 17 % ) ; 3.3V ; -- ;
; 13 ; 0 / 4 ( 0 % ) ; 3.3V ; -- ;
; 14 ; 0 / 4 ( 0 % ) ; 3.3V ; -- ;
; 15 ; 0 / 4 ( 0 % ) ; 3.3V ; -- ;
; 16 ; 0 / 4 ( 0 % ) ; 3.3V ; -- ;
+----------+-------------------+---------------+--------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+---------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+---------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; A2 ; ; ; GXB_GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A3 ; 538 ; 13 ; GXB_VCC* ; ; ; 1.5V ; -- ; ; no ; Off ;
; A4 ; 536 ; 13 ; GXB_GND* ; ; ; ; -- ; ; no ; Off ;
; A5 ; ; ; GXB_GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A6 ; 539 ; 13 ; GXB_VCC* ; ; ; 1.5V ; -- ; ; no ; Off ;
; A7 ; 537 ; 13 ; GXB_GND* ; ; ; ; -- ; ; no ; Off ;
; A8 ; ; ; GXB_GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A9 ; 559 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A10 ; 562 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A11 ; 570 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A12 ; 575 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A13 ; 583 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A14 ; 596 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A15 ; 599 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A16 ; 607 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A17 ; 618 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A18 ; 619 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A19 ; 639 ; 9 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A20 ; 643 ; 4 ; clk ; input ; LVDS ; ; Column I/O ; Y ; no ; Off ;
; A21 ; 641 ; 4 ; clk(n) ; input ; LVDS ; ; Column I/O ; N ; no ; Off ;
; A22 ; 649 ; 11 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A23 ; 666 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A24 ; 668 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A25 ; 680 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A26 ; 695 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A27 ; 698 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A28 ; 700 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A29 ; 710 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A30 ; 720 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; A31 ; 718 ; 3 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -