📄 fir.map.rpt
字号:
|-- mult12:inst26
|-- mult18:inst27
|-- mult13:inst28
|-- mult29:inst29
|-- mult13:inst30
|-- mult52:inst31
|-- mult14:inst32
|-- mult162:inst33
|-- dff89:inst34
|-- add121414:inst35
|-- add121616:inst36
|-- sub131314:inst37
|-- sub141616:inst38
|-- add141616:inst39
|-- mult242:inst40
|-- dff15:inst41
|-- dff15:inst42
|-- dff15:inst43
|-- add888:inst44
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Compilation Hierarchy Node ; Logic Cells ; Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+-----------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
; |fir ; 757 (0) ; 435 ; 0 ; 18 ; 0 ; 322 (0) ; 168 (0) ; 267 (0) ; 589 (0) ; |fir ;
; |add121313:inst1| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 13 (13) ; 13 (13) ; |fir|add121313:inst1 ;
; |add121313:inst| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 12 (12) ; 12 (12) ; |fir|add121313:inst ;
; |add121414:inst35| ; 14 (14) ; 14 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 13 (13) ; 13 (13) ; |fir|add121414:inst35 ;
; |add121616:inst36| ; 16 (16) ; 16 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 15 (15) ; 15 (15) ; |fir|add121616:inst36 ;
; |add141616:inst39| ; 16 (16) ; 8 ; 0 ; 0 ; 0 ; 8 (8) ; 0 (0) ; 8 (8) ; 16 (16) ; |fir|add141616:inst39 ;
; |add888:inst44| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 8 (8) ; 8 (8) ; |fir|add888:inst44 ;
; |add889:inst18| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |fir|add889:inst18 ;
; |add889:inst19| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |fir|add889:inst19 ;
; |add889:inst20| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |fir|add889:inst20 ;
; |add889:inst21| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |fir|add889:inst21 ;
; |add889:inst22| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |fir|add889:inst22 ;
; |add889:inst23| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |fir|add889:inst23 ;
; |add889:inst24| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |fir|add889:inst24 ;
; |add889:inst25| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |fir|add889:inst25 ;
; |dff15:inst41| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff15:inst41 ;
; |dff15:inst42| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff15:inst42 ;
; |dff15:inst43| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff15:inst43 ;
; |dff89:inst34| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff89:inst34 ;
; |dff8:inst11| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst11 ;
; |dff8:inst12| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst12 ;
; |dff8:inst13| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst13 ;
; |dff8:inst14| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst14 ;
; |dff8:inst15| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst15 ;
; |dff8:inst16| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst16 ;
; |dff8:inst17| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst17 ;
; |dff8:inst2| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst2 ;
; |dff8:inst3| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst3 ;
; |dff8:inst4| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst4 ;
; |dff8:inst5| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst5 ;
; |dff8:inst6| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst6 ;
; |dff8:inst7| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst7 ;
; |dff8:inst8| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst8 ;
; |dff8:inst9| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |fir|dff8:inst9 ;
; |mult12:inst26| ; 21 (21) ; 11 ; 0 ; 0 ; 0 ; 10 (10) ; 1 (1) ; 10 (10) ; 20 (20) ; |fir|mult12:inst26 ;
; |mult13:inst28| ; 43 (43) ; 12 ; 0 ; 0 ; 0 ; 31 (31) ; 1 (1) ; 11 (11) ; 42 (42) ; |fir|mult13:inst28 ;
; |mult13:inst30| ; 43 (43) ; 12 ; 0 ; 0 ; 0 ; 31 (31) ; 1 (1) ; 11 (11) ; 42 (42) ; |fir|mult13:inst30 ;
; |mult14:inst32| ; 43 (43) ; 12 ; 0 ; 0 ; 0 ; 31 (31) ; 1 (1) ; 11 (11) ; 42 (42) ; |fir|mult14:inst32 ;
; |mult162:inst33| ; 47 (47) ; 15 ; 0 ; 0 ; 0 ; 32 (32) ; 3 (3) ; 12 (12) ; 44 (44) ; |fir|mult162:inst33 ;
; |mult18:inst27| ; 23 (23) ; 13 ; 0 ; 0 ; 0 ; 10 (10) ; 3 (3) ; 10 (10) ; 20 (20) ; |fir|mult18:inst27 ;
; |mult242:inst40| ; 92 (92) ; 8 ; 0 ; 0 ; 0 ; 84 (84) ; 0 (0) ; 8 (8) ; 92 (92) ; |fir|mult242:inst40 ;
; |mult29:inst29| ; 67 (67) ; 13 ; 0 ; 0 ; 0 ; 54 (54) ; 1 (1) ; 12 (12) ; 66 (66) ; |fir|mult29:inst29 ;
; |mult52:inst31| ; 44 (44) ; 13 ; 0 ; 0 ; 0 ; 31 (31) ; 2 (2) ; 11 (11) ; 42 (42) ; |fir|mult52:inst31 ;
; |sub131314:inst37| ; 14 (14) ; 14 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 14 (14) ; 14 (14) ; |fir|sub131314:inst37 ;
; |sub141616:inst38| ; 16 (16) ; 16 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 16 (16) ; 16 (16) ; |fir|sub141616:inst38 ;
+----------------------------+-------------+-----------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
+---------------------------------+
; Analysis & Synthesis Equations ;
+---------------------------------+
The equations can be found in C:/Documents and Settings/sui/My Documents/eda/shiyan/fir/fir.map.eqn.
+---------------------------------+
; Analysis & Synthesis Files Read ;
+----------------------------------
; File Name ; Read ;
+---------------+-----------------+
; dff89.vhd ; Read ;
; add888.vhd ; Read ;
; dff15.vhd ; Read ;
; mult52.vhd ; Read ;
; add121313.vhd ; Read ;
; add121414.vhd ; Read ;
; add121616.vhd ; Read ;
; add141616.vhd ; Read ;
; add889.vhd ; Read ;
; dff8.vhd ; Read ;
; mult12.vhd ; Read ;
; mult13.vhd ; Read ;
; mult14.vhd ; Read ;
; mult162.vhd ; Read ;
; mult18.vhd ; Read ;
; mult242.vhd ; Read ;
; mult29.vhd ; Read ;
; sub131314.vhd ; Read ;
; sub141616.vhd ; Read ;
; fir.bdf ; Read ;
+---------------+-----------------+
+---------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+----------------------------------------------
; Resource ; Usage ;
+-------------------------------+-------------+
; Logic cells ; 757 ;
; Total combinational functions ; 589 ;
; Total registers ; 435 ;
; I/O pins ; 18 ;
; Maximum fan-out node ; clk ;
; Maximum fan-out ; 435 ;
; Total fan-out ; 2507 ;
; Average fan-out ; 3.23 ;
+-------------------------------+-------------+
+----------------------------------------------------------------+
; WYSIWYG Cells ;
+-----------------------------------------------------------------
; Statistic ; Value ;
+--------------------------------------------------------+-------+
; Number of WYSIWYG cells ; 589 ;
; Number of synthesis-generated cells ; 168 ;
; Number of WYSIWYG LUTs ; 589 ;
; Number of synthesis-generated LUTs ; 0 ;
; Number of WYSIWYG registers ; 267 ;
; Number of synthesis-generated registers ; 168 ;
; Number of cells with combinational logic only ; 322 ;
; Number of cells with registers only ; 168 ;
; Number of cells with combinational logic and registers ; 267 ;
+--------------------------------------------------------+-------+
+----------------------------------------------+
; General Register Statistics ;
+-----------------------------------------------
; Statistic ; Value ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -