⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dds.fit.rpt

📁 基于DDS的数字移相正弦信号发生器设计
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; 1                        ; 9              ;
; 2                        ; 0              ;
; 3                        ; 1              ;
; 4                        ; 0              ;
; 5                        ; 0              ;
; 6                        ; 0              ;
; 7                        ; 1              ;
; 8                        ; 7              ;
+--------------------------+----------------+


+----------------------------------------------+
; Local Routing Interconnect                   ;
+-----------------------------+----------------+
; Local Routing Interconnects ; Number of LABs ;
+-----------------------------+----------------+
; 0                           ; 616            ;
; 1                           ; 0              ;
; 2                           ; 0              ;
; 3                           ; 0              ;
; 4                           ; 1              ;
; 5                           ; 2              ;
; 6                           ; 5              ;
+-----------------------------+----------------+


+---------------------------------------------+
; LAB External Interconnect                   ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0                          ; 606            ;
; 1                          ; 10             ;
; 2                          ; 0              ;
; 3                          ; 0              ;
; 4                          ; 0              ;
; 5                          ; 0              ;
; 6                          ; 2              ;
; 7                          ; 0              ;
; 8                          ; 1              ;
; 9                          ; 4              ;
; 10                         ; 1              ;
+----------------------------+----------------+


+-----------------------------------------------------------------------------------------+
; Row Interconnect                                                                        ;
+-------+--------------------+-----------------------------+------------------------------+
; Row   ; Interconnect Used  ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+--------------------+-----------------------------+------------------------------+
;  A    ;  2 / 208 ( < 1 % ) ;  0 / 104 ( 0 % )            ;  0 / 104 ( 0 % )             ;
;  B    ;  0 / 208 ( 0 % )   ;  0 / 104 ( 0 % )            ;  0 / 104 ( 0 % )             ;
;  C    ;  3 / 208 ( 1 % )   ;  0 / 104 ( 0 % )            ;  1 / 104 ( < 1 % )           ;
;  D    ;  1 / 208 ( < 1 % ) ;  0 / 104 ( 0 % )            ;  2 / 104 ( 1 % )             ;
;  E    ;  0 / 208 ( 0 % )   ;  0 / 104 ( 0 % )            ;  0 / 104 ( 0 % )             ;
;  F    ;  0 / 208 ( 0 % )   ;  0 / 104 ( 0 % )            ;  0 / 104 ( 0 % )             ;
;  G    ;  3 / 208 ( 1 % )   ;  0 / 104 ( 0 % )            ;  1 / 104 ( < 1 % )           ;
;  H    ;  2 / 208 ( < 1 % ) ;  0 / 104 ( 0 % )            ;  0 / 104 ( 0 % )             ;
;  I    ;  1 / 208 ( < 1 % ) ;  0 / 104 ( 0 % )            ;  0 / 104 ( 0 % )             ;
;  J    ;  39 / 208 ( 18 % ) ;  3 / 104 ( 2 % )            ;  2 / 104 ( 1 % )             ;
;  K    ;  3 / 208 ( 1 % )   ;  0 / 104 ( 0 % )            ;  0 / 104 ( 0 % )             ;
;  L    ;  1 / 208 ( < 1 % ) ;  0 / 104 ( 0 % )            ;  0 / 104 ( 0 % )             ;
; Total ;  55 / 2496 ( 2 % ) ;  3 / 1248 ( < 1 % )         ;  6 / 1248 ( < 1 % )          ;
+-------+--------------------+-----------------------------+------------------------------+


+----------------------------+
; LAB Column Interconnect    ;
+-------+--------------------+
; Col.  ; Interconnect Used  ;
+-------+--------------------+
; 1     ;  0 / 24 ( 0 % )    ;
; 2     ;  0 / 24 ( 0 % )    ;
; 3     ;  0 / 24 ( 0 % )    ;
; 4     ;  0 / 24 ( 0 % )    ;
; 5     ;  0 / 24 ( 0 % )    ;
; 6     ;  0 / 24 ( 0 % )    ;
; 7     ;  0 / 24 ( 0 % )    ;
; 8     ;  0 / 24 ( 0 % )    ;
; 9     ;  0 / 24 ( 0 % )    ;
; 10    ;  1 / 24 ( 4 % )    ;
; 11    ;  0 / 24 ( 0 % )    ;
; 12    ;  0 / 24 ( 0 % )    ;
; 13    ;  1 / 24 ( 4 % )    ;
; 14    ;  0 / 24 ( 0 % )    ;
; 15    ;  0 / 24 ( 0 % )    ;
; 16    ;  0 / 24 ( 0 % )    ;
; 17    ;  0 / 24 ( 0 % )    ;
; 18    ;  0 / 24 ( 0 % )    ;
; 19    ;  2 / 24 ( 8 % )    ;
; 20    ;  0 / 24 ( 0 % )    ;
; 21    ;  0 / 24 ( 0 % )    ;
; 22    ;  1 / 24 ( 4 % )    ;
; 23    ;  0 / 24 ( 0 % )    ;
; 24    ;  0 / 24 ( 0 % )    ;
; 25    ;  0 / 24 ( 0 % )    ;
; 26    ;  0 / 24 ( 0 % )    ;
; 27    ;  0 / 24 ( 0 % )    ;
; 28    ;  0 / 24 ( 0 % )    ;
; 29    ;  1 / 24 ( 4 % )    ;
; 30    ;  0 / 24 ( 0 % )    ;
; 31    ;  1 / 24 ( 4 % )    ;
; 32    ;  0 / 24 ( 0 % )    ;
; 33    ;  0 / 24 ( 0 % )    ;
; 34    ;  0 / 24 ( 0 % )    ;
; 35    ;  0 / 24 ( 0 % )    ;
; 36    ;  0 / 24 ( 0 % )    ;
; 37    ;  0 / 24 ( 0 % )    ;
; 38    ;  0 / 24 ( 0 % )    ;
; 39    ;  0 / 24 ( 0 % )    ;
; 40    ;  0 / 24 ( 0 % )    ;
; 41    ;  0 / 24 ( 0 % )    ;
; 42    ;  0 / 24 ( 0 % )    ;
; 43    ;  1 / 24 ( 4 % )    ;
; 44    ;  0 / 24 ( 0 % )    ;
; 45    ;  1 / 24 ( 4 % )    ;
; 46    ;  1 / 24 ( 4 % )    ;
; 47    ;  3 / 24 ( 12 % )   ;
; 48    ;  0 / 24 ( 0 % )    ;
; 49    ;  0 / 24 ( 0 % )    ;
; 50    ;  0 / 24 ( 0 % )    ;
; 51    ;  1 / 24 ( 4 % )    ;
; 52    ;  2 / 24 ( 8 % )    ;
; Total ;  16 / 1248 ( 1 % ) ;
+-------+--------------------+


+---------------------------+
; LAB Column Interconnect   ;
+-------+-------------------+
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 48 ( 0 % )   ;
; Total ;  0 / 48 ( 0 % )   ;
+-------+-------------------+


+-------------------------------------------------------+
; Fitter Resource Usage Summary                         ;
+--------------------------------+----------------------+
; Resource                       ; Usage                ;
+--------------------------------+----------------------+
; Registers                      ; 36 / 4,992 ( < 1 % ) ;
; Total LABs                     ; 0 / 624 ( 0 % )      ;
; Logic elements in carry chains ; 10                   ;
; User inserted logic elements   ; 0                    ;
; I/O pins                       ; 22 / 147 ( 14 % )    ;
;     -- Clock pins              ; 0                    ;
;     -- Dedicated input pins    ; 3 / 4 ( 75 % )       ;
; Global signals                 ; 1                    ;
; EABs                           ; 0 / 12 ( 0 % )       ;
; Total memory bits              ; 0 / 49,152 ( 0 % )   ;
; Total RAM block bits           ; 0 / 49,152 ( 0 % )   ;
; Maximum fan-out node           ; CLK                  ;
; Maximum fan-out                ; 36                   ;
; Total fan-out                  ; 257                  ;
; Average fan-out                ; 2.65                 ;
+--------------------------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                       ;
+---------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------+
; Compilation Hierarchy Node            ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                       ;
+---------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------+
; |DDS                                  ; 75 (0)      ; 36           ; 0           ; 22   ; 39 (0)       ; 30 (0)            ; 6 (0)            ; 10 (0)          ; |DDS                                                                      ;
;    |REG1:U1|                          ; 10 (10)     ; 10           ; 0           ; 0    ; 0 (0)        ; 10 (10)           ; 0 (0)            ; 0 (0)           ; |DDS|REG1:U1                                                              ;
;    |REG2:U3|                          ; 9 (9)       ; 9            ; 0           ; 0    ; 0 (0)        ; 9 (9)             ; 0 (0)            ; 0 (0)           ; |DDS|REG2:U3                                                              ;
;    |ROM:U2|                           ; 36 (36)     ; 7            ; 0           ; 0    ; 29 (29)      ; 1 (1)             ; 6 (6)            ; 0 (0)           ; |DDS|ROM:U2                                                               ;
;    |SUM99:U0|                         ; 20 (10)     ; 10           ; 0           ; 0    ; 10 (0)       ; 10 (10)           ; 0 (0)            ; 10 (0)          ; |DDS|SUM99:U0                                                             ;
;       |lpm_add_sub:add_rtl_0|         ; 10 (0)      ; 0            ; 0           ; 0    ; 10 (0)       ; 0 (0)             ; 0 (0)            ; 10 (0)          ; |DDS|SUM99:U0|lpm_add_sub:add_rtl_0                                       ;
;          |addcore:adder|              ; 10 (1)      ; 0            ; 0           ; 0    ; 10 (1)       ; 0 (0)             ; 0 (0)            ; 10 (1)          ; |DDS|SUM99:U0|lpm_add_sub:add_rtl_0|addcore:adder                         ;
;             |a_csnbuffer:result_node| ; 9 (9)       ; 0            ; 0           ; 0    ; 9 (9)        ; 0 (0)             ; 0 (0)            ; 9 (9)           ; |DDS|SUM99:U0|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node ;
+---------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+--------------------------------+
; Delay Chain Summary            ;
+-------+----------+-------------+
; Name  ; Pin Type ; Pad to Core ;
+-------+----------+-------------+
; CLK   ; Input    ; OFF         ;
; RESET ; Input    ; ON          ;
; EN    ; Input    ; ON          ;
; K[9]  ; Input    ; ON          ;
; K[5]  ; Input    ; ON          ;
; K[6]  ; Input    ; ON          ;
; K[8]  ; Input    ; ON          ;
; K[7]  ; Input    ; ON          ;
; K[3]  ; Input    ; ON          ;
; K[2]  ; Input    ; ON          ;
; K[1]  ; Input    ; ON          ;
; K[0]  ; Input    ; ON          ;
; K[4]  ; Input    ; ON          ;
; Q[0]  ; Output   ; OFF         ;
; Q[1]  ; Output   ; OFF         ;
; Q[2]  ; Output   ; OFF         ;
; Q[3]  ; Output   ; OFF         ;
; Q[4]  ; Output   ; OFF         ;
; Q[5]  ; Output   ; OFF         ;
; Q[6]  ; Output   ; OFF         ;
; Q[7]  ; Output   ; OFF         ;
; Q[8]  ; Output   ; OFF         ;
+-------+----------+-------------+


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in C:/Documents and Settings/gdufs/桌面/DDS做/dds.pin.


+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 5.0 Build 168 06/22/2005 Service Pack 1 SJ Full Version
    Info: Processing started: Thu Jun 19 16:27:19 2008
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off dds -c dds
Info: Selected device EP1K100QC208-3 for design "dds"
Info: Timing requirements not specified -- optimizing circuit to achieve the following default global requirements
    Info: Assuming a global fmax requirement of 1000 MHz
    Info: Not setting a global tsu requirement
    Info: Not setting a global tco requirement
    Info: Not setting a global tpd requirement
Info: Inserted 2 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Thu Jun 19 2008 at 16:27:21
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time is 00:00:00
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time is 00:00:00
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time is 00:00:00
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Thu Jun 19 16:27:34 2008
    Info: Elapsed time: 00:00:16


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -