📄 mp8086.pin
字号:
-- Copyright (C) 1991-2006 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
------------------------------------------------------------------------------
------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC_INT : Dedicated power pin, which MUST be connected to VCC (1.8V).
-- VCC_IO : Dedicated power pin, which MUST be connected to VCC (Refer to
-- the table below for voltage).
-- GND : Dedicated ground pin, which MUST be connected to GND.
-- GND+ : Unused input. This pin should be connected to GND. It may also
-- be connected to a valid signal on the board (low, high, or
-- toggling) if that signal is required for a different revision
-- of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
------------------------------------------------------------------------------
Quartus II Version 6.0 Build 178 04/27/2006 SJ Full Version
CHIP "MP8086" ASSIGNED TO AN: EP20K400EBC652-3
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND : A1 : gnd : : : :
O_DX_V[12] : A2 : output : LVTTL : : 1 : N
O_CX_V[13] : A3 : output : LVTTL : : 1 : N
O_SI_V[13] : A4 : output : LVTTL : : 1 : N
O_DI_V[5] : A5 : output : LVTTL : : 1 : N
O_DI_V[6] : A6 : output : LVTTL : : 1 : N
O_SP_V[13] : A7 : output : LVTTL : : 1 : N
O_ALUDATA_V[15] : A8 : output : LVTTL : : 1 : N
O_REG2[14] : A9 : output : LVTTL : : 1 : N
O_REG2[8] : A10 : output : LVTTL : : 1 : N
O_ALUDATA_V[9] : A11 : output : LVTTL : : 1 : N
O_7SEGDATA4[7] : A12 : output : LVTTL : : 1 : N
O_REG2[10] : A13 : output : LVTTL : : 1 : N
O_BX_V[1] : A14 : output : LVTTL : : 1 : N
O_7SEGDATA5[1] : A15 : output : LVTTL : : 1 : N
O_ALUDATA_V[4] : A16 : output : LVTTL : : 1 : N
VCC_INT : A17 : power : : 1.8V : :
GND : A18 : gnd : : : :
VCC_INT : A19 : power : : 1.8V : :
O_SI_V[14] : A20 : output : LVTTL : : 2 : N
O_7SEGDATA4[1] : A21 : output : LVTTL : : 2 : N
O_RM[2] : A22 : output : LVTTL : : 2 : N
O_RM[1] : A23 : output : LVTTL : : 2 : N
O_MCUEXTBUS_V[12] : A24 : output : LVTTL : : 2 : N
O_OP_V[1] : A25 : output : LVTTL : : 2 : N
O_RM[0] : A26 : output : LVTTL : : 2 : N
O_MCUEXTBUS_V[14] : A27 : output : LVTTL : : 2 : N
O_QUEFULL : A28 : output : LVTTL : : 2 : N
O_7SEGDATA8[5] : A29 : output : LVTTL : : 2 : N
O_7SEGDATA7[7] : A30 : output : LVTTL : : 2 : N
O_CX_V[2] : A31 : output : LVTTL : : 2 : N
O_AX_V[12] : A32 : output : LVTTL : : 2 : N
O_CX_V[6] : A33 : output : LVTTL : : 2 : N
O_7SEGDATA1[7] : A34 : output : LVTTL : : 2 : N
GND : A35 : gnd : : : :
GND : B1 : gnd : : : :
GND : B2 : gnd : : : :
O_CX_V[12] : B3 : output : LVTTL : : 1 : N
O_7SEGDATA4[5] : B4 : output : LVTTL : : 1 : N
O_7SEGDATA4[4] : B5 : output : LVTTL : : 1 : N
O_BP_V[5] : B6 : output : LVTTL : : 1 : N
O_SI_V[6] : B7 : output : LVTTL : : 1 : N
O_DX_V[15] : B8 : output : LVTTL : : 1 : N
O_SI_V[10] : B9 : output : LVTTL : : 1 : N
O_REG2[13] : B10 : output : LVTTL : : 1 : N
O_REG2[9] : B11 : output : LVTTL : : 1 : N
O_ALUDATA_V[13] : B12 : output : LVTTL : : 1 : N
O_DI_V[14] : B13 : output : LVTTL : : 1 : N
O_ALUDATA_V[7] : B14 : output : LVTTL : : 1 : N
O_7SEGDATA5[4] : B15 : output : LVTTL : : 1 : N
O_BP_V[7] : B16 : output : LVTTL : : 1 : N
GND+ : B17 : : : : 1 :
GND : B18 : gnd : : : :
I_RST : B19 : input : LVTTL : : 1 : N
O_BX_V[12] : B20 : output : LVTTL : : 2 : N
O_EACUSTATE[1] : B21 : output : LVTTL : : 2 : N
O_MOD[1] : B22 : output : LVTTL : : 2 : N
O_CX_V[15] : B23 : output : LVTTL : : 2 : N
O_REG2[15] : B24 : output : LVTTL : : 2 : N
O_SI_V[4] : B25 : output : LVTTL : : 2 : N
O_BP_V[12] : B26 : output : LVTTL : : 2 : N
O_CX_V[1] : B27 : output : LVTTL : : 2 : N
O_7SEGDATA8[4] : B28 : output : LVTTL : : 2 : N
O_CX_V[5] : B29 : output : LVTTL : : 2 : N
O_CX_V[0] : B30 : output : LVTTL : : 2 : N
O_7SEGDATA7[1] : B31 : output : LVTTL : : 2 : N
O_CX_V[3] : B32 : output : LVTTL : : 2 : N
O_7SEGDATA1[5] : B33 : output : LVTTL : : 2 : N
GND : B34 : gnd : : : :
GND : B35 : gnd : : : :
O_SP_V[5] : C1 : output : LVTTL : : 8 : N
GND : C2 : gnd : : : :
GND : C3 : gnd : : : :
VCC_IO : C4 : power : : 3.3V : :
O_SP_V[2] : C5 : output : LVTTL : : 1 : N
O_AX_V[3] : C6 : output : LVTTL : : 1 : N
O_SI_V[5] : C7 : output : LVTTL : : 1 : N
O_SI_V[12] : C8 : output : LVTTL : : 1 : N
O_BP_V[14] : C9 : output : LVTTL : : 1 : N
O_DX_V[4] : C10 : output : LVTTL : : 1 : N
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -