⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 18b20.map.rpt

📁 用VHDL写的DS18B20温度采集程序
💻 RPT
📖 第 1 页 / 共 3 页
字号:
;     -- 4 input functions                    ; 142                 ;
;     -- 3 input functions                    ; 39                  ;
;     -- <=2 input functions                  ; 42                  ;
;         -- Combinational cells for routing  ; 0                   ;
; Logic elements by mode                      ;                     ;
;     -- normal mode                          ; 205                 ;
;     -- arithmetic mode                      ; 18                  ;
; Total registers                             ; 50                  ;
; I/O pins                                    ; 3                   ;
; Total memory bits                           ; 1216                ;
; Maximum fan-out node                        ; fp64:inst7|clk64out ;
; Maximum fan-out                             ; 64                  ;
; Total fan-out                               ; 1044                ;
; Average fan-out                             ; 3.54                ;
+---------------------------------------------+---------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                ;
+------------------------------------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+----------------------------------------------------------------------+
; Compilation Hierarchy Node               ; LC Combinationals ; LC Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; Full Hierarchy Name                                                  ;
+------------------------------------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+----------------------------------------------------------------------+
; |18b20                                   ; 223 (0)           ; 50 (0)       ; 1216        ; 0    ; 0            ; 0       ; 0         ; 3    ; 0            ; |18b20                                                               ;
;    |fp64:inst7|                          ; 4 (4)             ; 5 (5)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; |18b20|fp64:inst7                                                    ;
;    |temp:inst|                           ; 219 (219)         ; 45 (45)      ; 1216        ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; |18b20|temp:inst                                                     ;
;       |altsyncram:comb_rtl_0|            ; 0 (0)             ; 0 (0)        ; 1216        ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; |18b20|temp:inst|altsyncram:comb_rtl_0                               ;
;          |altsyncram_g1v:auto_generated| ; 0 (0)             ; 0 (0)        ; 1216        ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; |18b20|temp:inst|altsyncram:comb_rtl_0|altsyncram_g1v:auto_generated ;
+------------------------------------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+----------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary                                                                                                                                           ;
+--------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+------+----------------+
; Name                                                                     ; Type ; Mode ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size ; MIF            ;
+--------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+------+----------------+
; temp:inst|altsyncram:comb_rtl_0|altsyncram_g1v:auto_generated|ALTSYNCRAM ; AUTO ; ROM  ; 64           ; 19           ; --           ; --           ; 1216 ; 18b200.rtl.mif ;
+--------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+------+----------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; State Machine - |18b20|temp:inst|state                                                                                                                                                                                ;
+-------------+-------------+-------------+-------------+-------------+-----------+-----------+----------+----------+----------+----------+----------+----------+----------+----------+----------+----------+-----------+
; Name        ; state.read3 ; state.read2 ; state.read1 ; state.read0 ; state.w01 ; state.w00 ; state.w1 ; state.w0 ; state.s7 ; state.s6 ; state.s5 ; state.s4 ; state.s3 ; state.s2 ; state.s1 ; state.s0 ; state.s00 ;
+-------------+-------------+-------------+-------------+-------------+-----------+-----------+----------+----------+----------+----------+----------+----------+----------+----------+----------+----------+-----------+
; state.s00   ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0         ;
; state.s0    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1        ; 1         ;
; state.s1    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1        ; 0        ; 1         ;
; state.s2    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1        ; 0        ; 0        ; 1         ;
; state.s3    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1        ; 0        ; 0        ; 0        ; 1         ;
; state.s4    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 1        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.s5    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 1        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.s6    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 1        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.s7    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 1        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.w0    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 1        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.w1    ; 0           ; 0           ; 0           ; 0           ; 0         ; 0         ; 1        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.w00   ; 0           ; 0           ; 0           ; 0           ; 0         ; 1         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.w01   ; 0           ; 0           ; 0           ; 0           ; 1         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.read0 ; 0           ; 0           ; 0           ; 1           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.read1 ; 0           ; 0           ; 1           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.read2 ; 0           ; 1           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
; state.read3 ; 1           ; 0           ; 0           ; 0           ; 0         ; 0         ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 0        ; 1         ;
+-------------+-------------+-------------+-------------+-------------+-----------+-----------+----------+----------+----------+----------+----------+----------+----------+----------+----------+----------+-----------+


+------------------------------------------------------+
; General Register Statistics                          ;
+----------------------------------------------+-------+
; Statistic                                    ; Value ;
+----------------------------------------------+-------+
; Total registers                              ; 50    ;
; Number of registers using Synchronous Clear  ; 0     ;
; Number of registers using Synchronous Load   ; 0     ;
; Number of registers using Asynchronous Clear ; 20    ;
; Number of registers using Asynchronous Load  ; 0     ;
; Number of registers using Clock Enable       ; 4     ;
; Number of registers using Preset             ; 0     ;
+----------------------------------------------+-------+


+--------------------------------------------------+
; Inverted Register Statistics                     ;
+----------------------------------------+---------+
; Inverted Register                      ; Fan out ;
+----------------------------------------+---------+
; fp64:inst7|counter[0]                  ; 4       ;
; fp64:inst7|counter[2]                  ; 3       ;
; Total number of inverted registers = 2 ;         ;
+----------------------------------------+---------+


+-------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                            ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output  ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------+
; 55:1               ; 8 bits    ; 288 LEs       ; 272 LEs              ; 16 LEs                 ; Yes        ; |18b20|temp:inst|flag[0]    ;
; 69:1               ; 9 bits    ; 414 LEs       ; 252 LEs              ; 162 LEs                ; No         ; |18b20|temp:inst|Selector11 ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+-----------------------------+


+---------------------------------------------+
; Source assignments for temp:inst            ;
+----------------+-------+------+-------------+
; Assignment     ; Value ; From ; To          ;
+----------------+-------+------+-------------+
; POWER_UP_LEVEL ; Low   ; -    ; i[19]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[18]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[17]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[16]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[15]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[14]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[13]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[12]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[11]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[10]       ;
; POWER_UP_LEVEL ; Low   ; -    ; i[9]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[8]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[7]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[6]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[5]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[4]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[3]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[2]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[1]        ;
; POWER_UP_LEVEL ; Low   ; -    ; i[0]        ;
; POWER_UP_LEVEL ; Low   ; -    ; wireout~en  ;
; POWER_UP_LEVEL ; Low   ; -    ; state.read3 ;
; POWER_UP_LEVEL ; Low   ; -    ; state.read2 ;
; POWER_UP_LEVEL ; Low   ; -    ; state.read1 ;
; POWER_UP_LEVEL ; Low   ; -    ; state.read0 ;
; POWER_UP_LEVEL ; Low   ; -    ; state.w01   ;
; POWER_UP_LEVEL ; Low   ; -    ; state.w00   ;
; POWER_UP_LEVEL ; Low   ; -    ; state.w1    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.w0    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.s7    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.s6    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.s5    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.s4    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.s3    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.s2    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.s1    ;
; POWER_UP_LEVEL ; Low   ; -    ; state.s0    ;
; POWER_UP_LEVEL ; High  ; -    ; state.s00   ;
; POWER_UP_LEVEL ; Low   ; -    ; flag[0]     ;
; POWER_UP_LEVEL ; Low   ; -    ; flag[1]     ;
; POWER_UP_LEVEL ; Low   ; -    ; flag[2]     ;
; POWER_UP_LEVEL ; Low   ; -    ; flag[3]     ;
; POWER_UP_LEVEL ; Low   ; -    ; flag[4]     ;
; POWER_UP_LEVEL ; Low   ; -    ; flag[5]     ;
; POWER_UP_LEVEL ; Low   ; -    ; flag[6]     ;
; POWER_UP_LEVEL ; Low   ; -    ; flag[7]     ;
+----------------+-------+------+-------------+


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -