📄 mypinlvji.sim.rpt
字号:
; Total output ports with no 1/0-value coverage ; 715 ;
; Total output ports with no 1-value coverage ; 715 ;
; Total output ports with no 0-value coverage ; 716 ;
+-----------------------------------------------------+--------------+
The following table displays output ports that toggle between 1 and 0 during simulation.
+----------------------------------------------------------------------------------------------------------------------------------------------------+
; Complete 1/0-Value Coverage ;
+----------------------------------------------------------------+----------------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+----------------------------------------------------------------+----------------------------------------------------------------+------------------+
; |pinlvji|cnt~2 ; |pinlvji|cnt~2 ; out ;
; |pinlvji|cnt~3 ; |pinlvji|cnt~3 ; out ;
; |pinlvji|cnt~4 ; |pinlvji|cnt~4 ; out ;
; |pinlvji|cnt~5 ; |pinlvji|cnt~5 ; out ;
; |pinlvji|cnt~6 ; |pinlvji|cnt~6 ; out ;
; |pinlvji|cnt~7 ; |pinlvji|cnt~7 ; out ;
; |pinlvji|cnt~8 ; |pinlvji|cnt~8 ; out ;
; |pinlvji|cnt~9 ; |pinlvji|cnt~9 ; out ;
; |pinlvji|cnt~10 ; |pinlvji|cnt~10 ; out ;
; |pinlvji|cnt~11 ; |pinlvji|cnt~11 ; out ;
; |pinlvji|cnt~12 ; |pinlvji|cnt~12 ; out ;
; |pinlvji|cnt~13 ; |pinlvji|cnt~13 ; out ;
; |pinlvji|seg7[0]$latch ; |pinlvji|seg7[0]$latch ; out ;
; |pinlvji|seg7[3]$latch ; |pinlvji|seg7[3]$latch ; out ;
; |pinlvji|cntp4~2 ; |pinlvji|cntp4~2 ; out ;
; |pinlvji|cntp4~3 ; |pinlvji|cntp4~3 ; out ;
; |pinlvji|cntp3~0 ; |pinlvji|cntp3~0 ; out ;
; |pinlvji|cntp3~1 ; |pinlvji|cntp3~1 ; out ;
; |pinlvji|cntp3~2 ; |pinlvji|cntp3~2 ; out ;
; |pinlvji|cntp3~3 ; |pinlvji|cntp3~3 ; out ;
; |pinlvji|cntp4~7 ; |pinlvji|cntp4~7 ; out ;
; |pinlvji|cntp2~0 ; |pinlvji|cntp2~0 ; out ;
; |pinlvji|cntp2~1 ; |pinlvji|cntp2~1 ; out ;
; |pinlvji|cntp2~2 ; |pinlvji|cntp2~2 ; out ;
; |pinlvji|cntp2~3 ; |pinlvji|cntp2~3 ; out ;
; |pinlvji|cntp3~4 ; |pinlvji|cntp3~4 ; out ;
; |pinlvji|cntp3~5 ; |pinlvji|cntp3~5 ; out ;
; |pinlvji|cntp3~6 ; |pinlvji|cntp3~6 ; out ;
; |pinlvji|cntp3~7 ; |pinlvji|cntp3~7 ; out ;
; |pinlvji|cntp4~11 ; |pinlvji|cntp4~11 ; out ;
; |pinlvji|cntp1~0 ; |pinlvji|cntp1~0 ; out ;
; |pinlvji|cntp1~1 ; |pinlvji|cntp1~1 ; out ;
; |pinlvji|cntp1~2 ; |pinlvji|cntp1~2 ; out ;
; |pinlvji|cntp1~3 ; |pinlvji|cntp1~3 ; out ;
; |pinlvji|cntp2~4 ; |pinlvji|cntp2~4 ; out ;
; |pinlvji|cntp2~5 ; |pinlvji|cntp2~5 ; out ;
; |pinlvji|cntp2~6 ; |pinlvji|cntp2~6 ; out ;
; |pinlvji|cntp2~7 ; |pinlvji|cntp2~7 ; out ;
; |pinlvji|cntp3~8 ; |pinlvji|cntp3~8 ; out ;
; |pinlvji|cntp3~9 ; |pinlvji|cntp3~9 ; out ;
; |pinlvji|cntp3~10 ; |pinlvji|cntp3~10 ; out ;
; |pinlvji|cntp3~11 ; |pinlvji|cntp3~11 ; out ;
; |pinlvji|cntp4~15 ; |pinlvji|cntp4~15 ; out ;
; |pinlvji|process1~0 ; |pinlvji|process1~0 ; out0 ;
; |pinlvji|process1~1 ; |pinlvji|process1~1 ; out0 ;
; |pinlvji|process1~2 ; |pinlvji|process1~2 ; out0 ;
; |pinlvji|process1~3 ; |pinlvji|process1~3 ; out0 ;
; |pinlvji|process1~4 ; |pinlvji|process1~4 ; out0 ;
; |pinlvji|process1~5 ; |pinlvji|process1~5 ; out0 ;
; |pinlvji|process1~6 ; |pinlvji|process1~6 ; out0 ;
; |pinlvji|cntq1~0 ; |pinlvji|cntq1~0 ; out ;
; |pinlvji|cntq1~1 ; |pinlvji|cntq1~1 ; out ;
; |pinlvji|cntq1~2 ; |pinlvji|cntq1~2 ; out ;
; |pinlvji|cntq1~3 ; |pinlvji|cntq1~3 ; out ;
; |pinlvji|cntq2~0 ; |pinlvji|cntq2~0 ; out ;
; |pinlvji|cntq2~1 ; |pinlvji|cntq2~1 ; out ;
; |pinlvji|cntq2~2 ; |pinlvji|cntq2~2 ; out ;
; |pinlvji|cntq2~3 ; |pinlvji|cntq2~3 ; out ;
; |pinlvji|cntq3~0 ; |pinlvji|cntq3~0 ; out ;
; |pinlvji|cntq3~1 ; |pinlvji|cntq3~1 ; out ;
; |pinlvji|cntq3~2 ; |pinlvji|cntq3~2 ; out ;
; |pinlvji|cntq3~3 ; |pinlvji|cntq3~3 ; out ;
; |pinlvji|cntq4~3 ; |pinlvji|cntq4~3 ; out ;
; |pinlvji|cntp1~7 ; |pinlvji|cntp1~7 ; out ;
; |pinlvji|cntp1~8 ; |pinlvji|cntp1~8 ; out ;
; |pinlvji|cntp1~9 ; |pinlvji|cntp1~9 ; out ;
; |pinlvji|cntp1~10 ; |pinlvji|cntp1~10 ; out ;
; |pinlvji|cntp1~11 ; |pinlvji|cntp1~11 ; out ;
; |pinlvji|cntp2~12 ; |pinlvji|cntp2~12 ; out ;
; |pinlvji|cntp2~13 ; |pinlvji|cntp2~13 ; out ;
; |pinlvji|cntp2~14 ; |pinlvji|cntp2~14 ; out ;
; |pinlvji|cntp2~15 ; |pinlvji|cntp2~15 ; out ;
; |pinlvji|cntp3~16 ; |pinlvji|cntp3~16 ; out ;
; |pinlvji|cntp3~17 ; |pinlvji|cntp3~17 ; out ;
; |pinlvji|cntp3~18 ; |pinlvji|cntp3~18 ; out ;
; |pinlvji|cntp3~19 ; |pinlvji|cntp3~19 ; out ;
; |pinlvji|cntp4~23 ; |pinlvji|cntp4~23 ; out ;
; |pinlvji|cnt[0] ; |pinlvji|cnt[0] ; regout ;
; |pinlvji|seg7[4]$latch ; |pinlvji|seg7[4]$latch ; out ;
; |pinlvji|seg7[5]$latch ; |pinlvji|seg7[5]$latch ; out ;
; |pinlvji|seg7[6]$latch ; |pinlvji|seg7[6]$latch ; out ;
; |pinlvji|cntp4[0] ; |pinlvji|cntp4[0] ; regout ;
; |pinlvji|cntp3[0] ; |pinlvji|cntp3[0] ; regout ;
; |pinlvji|cntp3[1] ; |pinlvji|cntp3[1] ; regout ;
; |pinlvji|cntp3[2] ; |pinlvji|cntp3[2] ; regout ;
; |pinlvji|cntp3[3] ; |pinlvji|cntp3[3] ; regout ;
; |pinlvji|cntp2[0] ; |pinlvji|cntp2[0] ; regout ;
; |pinlvji|cntp2[1] ; |pinlvji|cntp2[1] ; regout ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -