📄 infrared_receive.fit.rpt
字号:
+-------------------+
; Fitter Equations ;
+-------------------+
The equations can be found in G:/altera/homework/红外摇控接收(good)/infrared_receive.fit.eqn.
+-----------------+
; Floorplan View ;
+-----------------+
Floorplan report data cannot be output to ASCII.
Please use Quartus II to view the floorplan report data.
+---------------+
; Pin-Out File ;
+---------------+
The pin-out file can be found in G:/altera/homework/红外摇控接收(good)/infrared_receive.pin.
+-----------------------------------------------------+
; Fitter Resource Usage Summary ;
+------------------------------------------------------
; Resource ; Usage ;
+-----------------------------+-----------------------+
; Logic cells ; 129 / 10,570 ( 1 % ) ;
; Registers ; 79 / 12,506 ( < 1 % ) ;
; Total LABs ; 15 / 1,057 ( 1 % ) ;
; Logic cells in carry chains ; 11 ;
; User inserted logic cells ; 0 ;
; I/O pins ; 17 / 336 ( 5 % ) ;
; -- Clock pins ; 3 / 16 ( 18 % ) ;
; Global signals ; 3 ;
; M512s ; 0 / 94 ( 0 % ) ;
; M4Ks ; 0 / 60 ( 0 % ) ;
; M-RAMs ; 0 / 1 ( 0 % ) ;
; Total memory bits ; 0 / 920,448 ( 0 % ) ;
; Total RAM block bits ; 0 / 920,448 ( 0 % ) ;
; DSP block 9-bit elements ; 0 / 48 ( 0 % ) ;
; Global clocks ; 3 / 16 ( 18 % ) ;
; Regional clocks ; 0 / 16 ( 0 % ) ;
; Fast regional clocks ; 0 / 8 ( 0 % ) ;
; DIFFIOCLKs ; 0 / 16 ( 0 % ) ;
; SERDES transmitters ; 0 / 44 ( 0 % ) ;
; SERDES receivers ; 0 / 44 ( 0 % ) ;
; Maximum fan-out node ; clk ;
; Maximum fan-out ; 79 ;
; Total fan-out ; 575 ;
; Average fan-out ; 3.91 ;
+-----------------------------+-----------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk ; L2 ; 5 ; 53 ; 19 ; 3 ; 79 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; infrared_in ; K8 ; 4 ; 33 ; 31 ; 5 ; 12 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key_in[0] ; A11 ; 4 ; 29 ; 31 ; 3 ; 6 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key_in[1] ; G9 ; 4 ; 31 ; 31 ; 0 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key_in[2] ; B13 ; 9 ; 25 ; 31 ; 5 ; 6 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key_in[3] ; B11 ; 4 ; 29 ; 31 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; Turbo Bit ; I/O Standard ; Current Strength ; Termination ; Location assigned by ;
+----------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+-----------+--------------+------------------+-------------+----------------------+
; data_result[0] ; C12 ; 9 ; 25 ; 31 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; data_result[1] ; C13 ; 9 ; 25 ; 31 ; 4 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; data_result[2] ; B12 ; 9 ; 25 ; 31 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; data_result[3] ; C14 ; 3 ; 21 ; 31 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; ledout ; J9 ; 4 ; 33 ; 31 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; light[0] ; A12 ; 9 ; 25 ; 31 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; light[1] ; D12 ; 9 ; 25 ; 31 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; ringout ; K10 ; 4 ; 31 ; 31 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; user_num[0] ; J8 ; 4 ; 33 ; 31 ; 4 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; user_num[1] ; H10 ; 4 ; 33 ; 31 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; user_num[2] ; F10 ; 4 ; 33 ; 31 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
+----------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+-----------+--------------+------------------+-------------+----------------------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+-------------------------------------------------------------
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 0 / 29 ( 0 % ) ; 3.3V ; -- ;
; 2 ; 0 / 30 ( 0 % ) ; 3.3V ; -- ;
; 3 ; 1 / 51 ( 1 % ) ; 3.3V ; -- ;
; 4 ; 10 / 52 ( 19 % ) ; 3.3V ; -- ;
; 5 ; 1 / 29 ( 3 % ) ; 3.3V ; -- ;
; 6 ; 0 / 29 ( 0 % ) ; 3.3V ; -- ;
; 7 ; 0 / 52 ( 0 % ) ; 3.3V ; -- ;
; 8 ; 0 / 51 ( 0 % ) ; 3.3V ; -- ;
; 9 ; 6 / 6 ( 100 % ) ; 3.3V ; -- ;
; 11 ; 0 / 6 ( 0 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+-------------------------------------------------------------------------------------------------------------------
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; I/O Standard ; Voltage ; I/O Type ; Termination ;
+----------+------------+----------+---------------------------+--------------+---------+------------+-------------+
; A1 ; ; ; VCCINT ; ; 1.5V ; -- ; -- ;
; A2 ; ; 1 ; GND ; ; ; -- ; -- ;
; A3 ; ; 4 ; VCCIO4 ; ; 3.3V ; -- ; -- ;
; A4 ; 339 ; 4 ; GND* ; ; ; Column I/O ; -- ;
; A5 ; 346 ; 4 ; GND* ; ; ; Column I/O ; -- ;
; A6 ; 351 ; 4 ; GND* ; ; ; Column I/O ; -- ;
; A7 ; 355 ; 4 ; GND* ; ; ; Column I/O ; -- ;
; A8 ; 356 ; 4 ; GND* ; ; ; Column I/O ; -- ;
; A9 ; ; 1 ; GND ; ; ; -- ; -- ;
; A10 ; ; 4 ; VCCIO4 ; ; 3.3V ; -- ; -- ;
; A11 ; 389 ; 4 ; key_in[0] ; LVTTL ; ; Column I/O ; Off ;
; A12 ; 395 ; 9 ; light[0] ; LVTTL ; ; Column I/O ; Off ;
; A13 ; ; 3 ; VCCIO3 ; ; 3.3V ; -- ; -- ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -