⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 lcd_v.fit.rpt

📁 我买的红色飓风FPGA,EP1C6开发板的配套USBA实验例程 LCD模块的程序
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 189      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 190      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 191      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 192      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 193      ; 158        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 194      ; 159        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 195      ; 160        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 196      ; 161        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 197      ; 162        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 198      ; 163        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 199      ; 164        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 200      ; 165        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 201      ; 166        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 202      ; 167        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 203      ; 168        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 204      ; 169        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 205      ; 170        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 206      ; 171        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 207      ; 172        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 208      ; 173        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 209      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 210      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 211      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 212      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 213      ; 174        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 214      ; 175        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 215      ; 176        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 216      ; 177        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 217      ; 178        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 218      ; 179        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 219      ; 180        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 220      ; 181        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 221      ; 182        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 222      ; 183        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 223      ; 184        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 224      ; 185        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 225      ; 186        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 226      ; 187        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 227      ; 188        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 228      ; 189        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 229      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 230      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 231      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 232      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 233      ; 190        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 234      ; 191        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 235      ; 192        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 236      ; 193        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 237      ; 194        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 238      ; 195        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 239      ; 196        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 240      ; 197        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; 3.3-V PCI           ; 10 pF ; 25 Ohm (Parallel)                  ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                                                                        ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                                                                                                                                                                                                                                                          ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |lcd_v                                                                                            ; 453 (1)     ; 373          ; 34816       ; 13   ; 0            ; 80 (1)       ; 122 (0)           ; 251 (0)          ; 78 (0)          ; |lcd_v                                                                                                                                                                                                                                                                                                       ;
;    |div16:inst|                                                                                   ; 6 (6)       ; 4            ; 0           ; 0    ; 0            ; 2 (2)        ; 4 (4)             ; 0 (0)            ; 0 (0)           ; |lcd_v|div16:inst                                                                                                                                                                                                                                                                                            ;
;    |lcd:inst1|                                                                                    ; 53 (53)     ; 42           ; 0           ; 0    ; 0            ; 11 (11)      ; 7 (7)             ; 35 (35)          ; 22 (22)         ; |lcd_v|lcd:inst1                                                                                                                                                                                                                                                                                             ;
;    |sld_hub:sld_hub_inst|                                                                         ; 104 (27)    ; 71           ; 0           ; 0    ; 0            ; 33 (21)      ; 14 (0)            ; 57 (6)           ; 5 (0)           ; |lcd_v|sld_hub:sld_hub_inst                                                                                                                                                                                                                                                                                  ;
;       |lpm_decode:instruction_decoder|                                                            ; 5 (0)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (0)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder                                                                                                                                                                                                                                                   ;
;          |decode_9ie:auto_generated|                                                              ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_9ie:auto_generated                                                                                                                                                                                                                         ;
;       |lpm_shiftreg:jtag_ir_register|                                                             ; 10 (10)     ; 10           ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 2 (2)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register                                                                                                                                                                                                                                                    ;
;       |sld_dffex:BROADCAST|                                                                       ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|sld_dffex:BROADCAST                                                                                                                                                                                                                                                              ;
;       |sld_dffex:IRF_ENA_0|                                                                       ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 0 (0)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0                                                                                                                                                                                                                                                              ;
;       |sld_dffex:IRF_ENA|                                                                         ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA                                                                                                                                                                                                                                                                ;
;       |sld_dffex:IRSR|                                                                            ; 9 (9)       ; 8            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 8 (8)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|sld_dffex:IRSR                                                                                                                                                                                                                                                                   ;
;       |sld_dffex:RESET|                                                                           ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|sld_dffex:RESET                                                                                                                                                                                                                                                                  ;
;       |sld_dffex:\GEN_IRF:1:IRF|                                                                  ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF                                                                                                                                                                                                                                                         ;
;       |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF|                                                         ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 5 (5)             ; 0 (0)            ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF                                                                                                                                                                                                                                                ;
;       |sld_jtag_state_machine:jtag_state_machine|                                                 ; 21 (21)     ; 19           ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 19 (19)          ; 0 (0)           ; |lcd_v|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine                                                                                                                                                                                                                                        ;
;       |sld_rom_sr:HUB_INFO_REG|                                                                   ; 18 (18)     ; 9            ; 0           ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 9 (9)            ; 5 (5)           ; |lcd_v|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG                                                                                                                                                                                                                                                          ;
;    |sld_signaltap:auto_signaltap_0|                                                               ; 289 (35)    ; 256          ; 34816       ; 0    ; 0            ; 33 (2)       ; 97 (17)           ; 159 (16)         ; 51 (0)          ; |lcd_v|sld_signaltap:auto_signaltap_0                                                                                                                                                                                                                                                                        ;
;       |altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|                                           ; 0 (0)       ; 0            ; 34816       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |lcd_v|sld_signaltap:auto_signaltap_0|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram                                                                                                                                                                                                                        ;
;          |altsyncram_5i92:auto_generated|                                                         ; 0 (0)       ; 0            ; 34816       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |lcd_v|sld_signaltap:auto_signaltap_0|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_5i92:auto_generated                                                                                                                                                                                         ;
;       |sld_acquisition_buffer:sld_acquisition_buffer_inst|                                        ; 27 (4)      ; 23           ; 0           ; 0    ; 0            ; 4 

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -