📄 vgatest.tbw
字号:
version 3
D:/Xilinx/basys/VGAVGA/vga.v
vga
VERILOG
VERILOG
vgatest.xwv
Clocked
-
-
1000000000000
ns
GSR:false
PRLD:false
100000000
CLOCK_LIST_BEGIN
clk
20000000
20000000
3000000
3000000
0
RISING
CLOCK_LIST_END
SIGNAL_LIST_BEGIN
addrb
clk
blue
clk
green
clk
hs
clk
red
clk
rst
clk
sw2
clk
sw3
clk
vs
clk
SIGNAL_LIST_END
SIGNALS_NOT_ON_DISPLAY
addrb_DIFF
blue_DIFF
green_DIFF
hs_DIFF
red_DIFF
vs_DIFF
SIGNALS_NOT_ON_DISPLAY_END
MARKER_LIST_BEGIN
MARKER_LIST_END
MEASURE_LIST_BEGIN
MEASURE_LIST_END
SIGNAL_ORDER_BEGIN
clk
rst
sw2
sw3
hs
vs
addrb
blue
green
red
SIGNAL_ORDER_END
-X-X-X-
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -