📄 xst_module_b.npl
字号:
JDF F
// Created by Project Navigator ver 1.0
PROJECT XST_module_b
DESIGN xst_module_b Normal
DEVFAM virtex2
DEVFAMTIME 0
DEVICE xc2v40
DEVICETIME 1048681196
DEVPKG cs144
DEVPKGTIME 0
DEVSPEED -5
DEVSPEEDTIME 0
FLOW XST Verilog
FLOWTIME 0
MODULE ..\module_b.v
MODSTYLE module_b Normal
[Normal]
p_xstPackIORegister=xstvlg, virtex2, Verilog.t_synthesize, 1048681445, No
xilxSynthAddIObuf=xstvlg, virtex2, Verilog.t_synthesize, 1048681445, False
[STRATEGY-LIST]
Normal=True
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -