📄 dds.fit.rpt
字号:
; 31 ; ^MSEL0 ; ;
; 32 ; ^MSEL1 ; ;
; 33 ; VCC_INT ; ;
; 34 ; ^nCONFIG ; ;
; 35 ; GND* ; ;
; 36 ; freword[6] ; TTL ;
; 37 ; freword[0] ; TTL ;
; 38 ; GND* ; ;
; 39 ; GND* ; ;
; 40 ; VCC_INT ; ;
; 41 ; GND_INT ; ;
; 42 ; phase[2] ; TTL ;
; 43 ; clk ; TTL ;
; 44 ; phase[1] ; TTL ;
; 45 ; VCC_INT ; ;
; 46 ; GND_INT ; ;
; 47 ; GND* ; ;
; 48 ; GND* ; ;
; 49 ; GND* ; ;
; 50 ; sinvalue[3] ; TTL ;
; 51 ; GND* ; ;
; 52 ; GND* ; ;
; 53 ; GND* ; ;
; 54 ; GND* ; ;
; 55 ; ^nSTATUS ; ;
; 56 ; #TRST ; ;
; 57 ; #TMS ; ;
; 58 ; GND* ; ;
; 59 ; GND* ; ;
; 60 ; GND* ; ;
; 61 ; GND* ; ;
; 62 ; GND* ; ;
; 63 ; VCC_INT ; ;
; 64 ; freword[5] ; TTL ;
; 65 ; sinvalue[8] ; TTL ;
; 66 ; freword[7] ; TTL ;
; 67 ; phase[6] ; TTL ;
; 68 ; GND_INT ; ;
; 69 ; sinvalue[9] ; TTL ;
; 70 ; GND* ; ;
; 71 ; GND* ; ;
; 72 ; GND* ; ;
; 73 ; GND* ; ;
; 74 ; #TDO ; ;
; 75 ; ^nCEO ; ;
; 76 ; ^CONF_DONE ; ;
; 77 ; #TCK ; ;
; 78 ; GND* ; ;
; 79 ; GND* ; ;
; 80 ; GND* ; ;
; 81 ; GND* ; ;
; 82 ; GND_INT ; ;
; 83 ; GND* ; ;
; 84 ; phase[8] ; TTL ;
+-------+-------------+--------------+
+-----------------------------------------------+
; Control Signals ;
+------+-------+---------+-------+--------------+
; Name ; Pin # ; Fan-Out ; Usage ; Global Usage ;
+------+-------+---------+-------+--------------+
; clk ; 43 ; 19 ; Clock ; Pin ;
+------+-------+---------+-------+--------------+
+-------------------------------------+
; Global & Other Fast Signals ;
+----------+-------+---------+--------+
; Name ; Pin # ; Fan-Out ; Global ;
+----------+-------+---------+--------+
; clk ; 43 ; 19 ; yes ;
; phase[8] ; 84 ; 1 ; no ;
; phase[0] ; 2 ; 1 ; no ;
; phase[1] ; 44 ; 1 ; no ;
; phase[2] ; 42 ; 1 ; no ;
; phase[3] ; 1 ; 1 ; no ;
+----------+-------+---------+--------+
+---------------------------------------------+
; Carry Chains ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 0 ;
; 9 ; 2 ;
+--------------------+------------------------+
+-----------------------------------------------------------------------------------+
; Embedded Cells ;
+--------+-----------------------------------------------------------+------+-------+
; Cell # ; Name ; Mode ; Turbo ;
+--------+-----------------------------------------------------------+------+-------+
; EC3_A ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[9] ; RAM ; Off ;
; EC3_B ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[8] ; RAM ; Off ;
; EC2_B ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[7] ; RAM ; Off ;
; EC4_C ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[6] ; RAM ; Off ;
; EC1_C ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[5] ; RAM ; Off ;
; EC2_C ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[4] ; RAM ; Off ;
; EC3_C ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[3] ; RAM ; Off ;
; EC1_A ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[2] ; RAM ; Off ;
; EC4_A ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[1] ; RAM ; Off ;
; EC2_A ; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[0] ; RAM ; Off ;
+--------+-----------------------------------------------------------+------+-------+
+--------------------------------------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+----------------------------------------------------------------------------------------------------+---------+
; Name ; Fan-Out ;
+----------------------------------------------------------------------------------------------------+---------+
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[0] ; 11 ;
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[1] ; 11 ;
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[3] ; 11 ;
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[4] ; 11 ;
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[2] ; 11 ;
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[5] ; 11 ;
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[6] ; 11 ;
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[7] ; 11 ;
; lpm_add_sub0:inst4|lpm_add_sub:lpm_add_sub_component|addcore:adder|unreg_res_node[8] ; 10 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[8] ; 2 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[7] ; 2 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[1] ; 2 ;
; lpm_add_sub0:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[7] ; 2 ;
; lpm_add_sub0:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[6] ; 2 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[6] ; 2 ;
; lpm_add_sub0:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[5] ; 2 ;
; lpm_add_sub0:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[4] ; 2 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[0] ; 2 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[4] ; 2 ;
; lpm_add_sub0:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[3] ; 2 ;
; lpm_add_sub0:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[2] ; 2 ;
; lpm_add_sub0:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[0] ; 2 ;
; lpm_add_sub0:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node|cout[1] ; 2 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[3] ; 2 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[2] ; 2 ;
; lpm_dff1:inst|lpm_ff:lpm_ff_component|dffs[5] ; 2 ;
; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[7] ; 1 ;
; freword[7] ; 1 ;
; freword[4] ; 1 ;
; phase[4] ; 1 ;
; freword[6] ; 1 ;
; phase[3] ; 1 ;
; phase[8] ; 1 ;
; freword[3] ; 1 ;
; freword[1] ; 1 ;
; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[0] ; 1 ;
; freword[0] ; 1 ;
; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[4] ; 1 ;
; phase[7] ; 1 ;
; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[8] ; 1 ;
; phase[5] ; 1 ;
; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[1] ; 1 ;
; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[2] ; 1 ;
; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[3] ; 1 ;
; lpm_rom0:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[9] ; 1 ;
; phase[0] ; 1 ;
; freword[2] ; 1 ;
; freword[5] ; 1 ;
; phase[1] ; 1 ;
; phase[6] ; 1 ;
+----------------------------------------------------------------------------------------------------+---------+
+-------------------------------------------+
; LAB ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0 ; 68 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 2 ;
; 7 ; 1 ;
; 8 ; 1 ;
+--------------------------+----------------+
+----------------------------------------------+
; Local Routing Interconnect ;
+-----------------------------+----------------+
; Local Routing Interconnects ; Number of LABs ;
+-----------------------------+----------------+
; 0 ; 68 ;
; 1 ; 0 ;
; 2 ; 2 ;
; 3 ; 0 ;
; 4 ; 1 ;
; 5 ; 0 ;
; 6 ; 1 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -