⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 eecadd_8.sim.rpt

📁 此程序用VHDL语言编写
💻 RPT
📖 第 1 页 / 共 2 页
字号:
; |eecadd_8|y[4]~350     ; |eecadd_8|y[4]~350     ; data_out0        ;
; |eecadd_8|rtl~16       ; |eecadd_8|rtl~16       ; data_out0        ;
; |eecadd_8|s~3          ; |eecadd_8|s~3          ; data_out0        ;
; |eecadd_8|add~111      ; |eecadd_8|add~111      ; data_out0        ;
; |eecadd_8|add~115      ; |eecadd_8|add~115      ; data_out0        ;
; |eecadd_8|add~115      ; |eecadd_8|add~117      ; cout             ;
; |eecadd_8|data_out~814 ; |eecadd_8|data_out~814 ; data_out0        ;
; |eecadd_8|data_out~815 ; |eecadd_8|data_out~815 ; data_out0        ;
; |eecadd_8|data_out~816 ; |eecadd_8|data_out~816 ; data_out0        ;
; |eecadd_8|cout~0       ; |eecadd_8|cout~0       ; data_out0        ;
; |eecadd_8|y[6]~351     ; |eecadd_8|y[6]~351     ; data_out0        ;
; |eecadd_8|cin          ; |eecadd_8|cin          ; data_out0        ;
; |eecadd_8|b[0]         ; |eecadd_8|b[0]         ; data_out0        ;
; |eecadd_8|a[0]         ; |eecadd_8|a[0]         ; data_out0        ;
; |eecadd_8|a[1]         ; |eecadd_8|a[1]         ; data_out0        ;
; |eecadd_8|b[1]         ; |eecadd_8|b[1]         ; data_out0        ;
; |eecadd_8|a[2]         ; |eecadd_8|a[2]         ; data_out0        ;
; |eecadd_8|b[2]         ; |eecadd_8|b[2]         ; data_out0        ;
; |eecadd_8|b[3]         ; |eecadd_8|b[3]         ; data_out0        ;
; |eecadd_8|a[3]         ; |eecadd_8|a[3]         ; data_out0        ;
; |eecadd_8|a[6]         ; |eecadd_8|a[6]         ; data_out0        ;
; |eecadd_8|a[4]         ; |eecadd_8|a[4]         ; data_out0        ;
; |eecadd_8|b[4]         ; |eecadd_8|b[4]         ; data_out0        ;
; |eecadd_8|a[5]         ; |eecadd_8|a[5]         ; data_out0        ;
; |eecadd_8|b[5]         ; |eecadd_8|b[5]         ; data_out0        ;
; |eecadd_8|b[6]         ; |eecadd_8|b[6]         ; data_out0        ;
; |eecadd_8|a[7]         ; |eecadd_8|a[7]         ; data_out0        ;
; |eecadd_8|b[7]         ; |eecadd_8|b[7]         ; data_out0        ;
; |eecadd_8|bcdout[0]    ; |eecadd_8|bcdout[0]    ; padio            ;
; |eecadd_8|bcdout[1]    ; |eecadd_8|bcdout[1]    ; padio            ;
; |eecadd_8|bcdout[2]    ; |eecadd_8|bcdout[2]    ; padio            ;
; |eecadd_8|bcdout[3]    ; |eecadd_8|bcdout[3]    ; padio            ;
; |eecadd_8|bcdout[4]    ; |eecadd_8|bcdout[4]    ; padio            ;
; |eecadd_8|bcdout[5]    ; |eecadd_8|bcdout[5]    ; padio            ;
; |eecadd_8|bcdout[6]    ; |eecadd_8|bcdout[6]    ; padio            ;
; |eecadd_8|bcdout[7]    ; |eecadd_8|bcdout[7]    ; padio            ;
; |eecadd_8|cout         ; |eecadd_8|cout         ; padio            ;
+------------------------+------------------------+------------------+


The following table displays output ports that do not toggle to 0 during simulation.
+--------------------------------------------------------------------+
; Missing 0-Value Coverage                                           ;
+------------------------+------------------------+------------------+
; Node Name              ; Output Port Name       ; Output Port Type ;
+------------------------+------------------------+------------------+
; |eecadd_8|y~348        ; |eecadd_8|y~348        ; data_out0        ;
; |eecadd_8|co[0]~313    ; |eecadd_8|co[0]~313    ; data_out0        ;
; |eecadd_8|co[0]~314    ; |eecadd_8|co[0]~314    ; data_out0        ;
; |eecadd_8|co[1]~315    ; |eecadd_8|co[1]~315    ; data_out0        ;
; |eecadd_8|co[2]~316    ; |eecadd_8|co[2]~316    ; data_out0        ;
; |eecadd_8|co[0]~317    ; |eecadd_8|co[0]~317    ; data_out0        ;
; |eecadd_8|y[2]~349     ; |eecadd_8|y[2]~349     ; data_out0        ;
; |eecadd_8|data_out~810 ; |eecadd_8|data_out~810 ; data_out0        ;
; |eecadd_8|LessThan~167 ; |eecadd_8|LessThan~167 ; data_out0        ;
; |eecadd_8|co[2]~318    ; |eecadd_8|co[2]~318    ; data_out0        ;
; |eecadd_8|co[2]~319    ; |eecadd_8|co[2]~319    ; data_out0        ;
; |eecadd_8|co[3]~320    ; |eecadd_8|co[3]~320    ; data_out0        ;
; |eecadd_8|y[1]         ; |eecadd_8|y[1]         ; data_out0        ;
; |eecadd_8|data_out~811 ; |eecadd_8|data_out~811 ; data_out0        ;
; |eecadd_8|y[3]         ; |eecadd_8|y[3]         ; data_out0        ;
; |eecadd_8|data_out~812 ; |eecadd_8|data_out~812 ; data_out0        ;
; |eecadd_8|data_out~813 ; |eecadd_8|data_out~813 ; data_out0        ;
; |eecadd_8|add~103      ; |eecadd_8|add~103      ; data_out0        ;
; |eecadd_8|add~103      ; |eecadd_8|add~105      ; cout             ;
; |eecadd_8|add~107      ; |eecadd_8|add~107      ; data_out0        ;
; |eecadd_8|add~107      ; |eecadd_8|add~109      ; cout             ;
; |eecadd_8|co[4]~321    ; |eecadd_8|co[4]~321    ; data_out0        ;
; |eecadd_8|co[4]~322    ; |eecadd_8|co[4]~322    ; data_out0        ;
; |eecadd_8|co[5]~323    ; |eecadd_8|co[5]~323    ; data_out0        ;
; |eecadd_8|co[6]~324    ; |eecadd_8|co[6]~324    ; data_out0        ;
; |eecadd_8|co[6]~325    ; |eecadd_8|co[6]~325    ; data_out0        ;
; |eecadd_8|co[7]~326    ; |eecadd_8|co[7]~326    ; data_out0        ;
; |eecadd_8|co[6]~327    ; |eecadd_8|co[6]~327    ; data_out0        ;
; |eecadd_8|y[7]         ; |eecadd_8|y[7]         ; data_out0        ;
; |eecadd_8|co[4]~328    ; |eecadd_8|co[4]~328    ; data_out0        ;
; |eecadd_8|y[5]         ; |eecadd_8|y[5]         ; data_out0        ;
; |eecadd_8|y[4]~350     ; |eecadd_8|y[4]~350     ; data_out0        ;
; |eecadd_8|rtl~16       ; |eecadd_8|rtl~16       ; data_out0        ;
; |eecadd_8|s~3          ; |eecadd_8|s~3          ; data_out0        ;
; |eecadd_8|add~111      ; |eecadd_8|add~111      ; data_out0        ;
; |eecadd_8|add~115      ; |eecadd_8|add~115      ; data_out0        ;
; |eecadd_8|add~115      ; |eecadd_8|add~117      ; cout             ;
; |eecadd_8|data_out~814 ; |eecadd_8|data_out~814 ; data_out0        ;
; |eecadd_8|data_out~815 ; |eecadd_8|data_out~815 ; data_out0        ;
; |eecadd_8|data_out~816 ; |eecadd_8|data_out~816 ; data_out0        ;
; |eecadd_8|cout~0       ; |eecadd_8|cout~0       ; data_out0        ;
; |eecadd_8|y[6]~351     ; |eecadd_8|y[6]~351     ; data_out0        ;
; |eecadd_8|cin          ; |eecadd_8|cin          ; data_out0        ;
; |eecadd_8|b[0]         ; |eecadd_8|b[0]         ; data_out0        ;
; |eecadd_8|a[0]         ; |eecadd_8|a[0]         ; data_out0        ;
; |eecadd_8|a[1]         ; |eecadd_8|a[1]         ; data_out0        ;
; |eecadd_8|b[1]         ; |eecadd_8|b[1]         ; data_out0        ;
; |eecadd_8|a[2]         ; |eecadd_8|a[2]         ; data_out0        ;
; |eecadd_8|b[2]         ; |eecadd_8|b[2]         ; data_out0        ;
; |eecadd_8|b[3]         ; |eecadd_8|b[3]         ; data_out0        ;
; |eecadd_8|a[3]         ; |eecadd_8|a[3]         ; data_out0        ;
; |eecadd_8|a[6]         ; |eecadd_8|a[6]         ; data_out0        ;
; |eecadd_8|a[4]         ; |eecadd_8|a[4]         ; data_out0        ;
; |eecadd_8|b[4]         ; |eecadd_8|b[4]         ; data_out0        ;
; |eecadd_8|a[5]         ; |eecadd_8|a[5]         ; data_out0        ;
; |eecadd_8|b[5]         ; |eecadd_8|b[5]         ; data_out0        ;
; |eecadd_8|b[6]         ; |eecadd_8|b[6]         ; data_out0        ;
; |eecadd_8|a[7]         ; |eecadd_8|a[7]         ; data_out0        ;
; |eecadd_8|b[7]         ; |eecadd_8|b[7]         ; data_out0        ;
; |eecadd_8|bcdout[0]    ; |eecadd_8|bcdout[0]    ; padio            ;
; |eecadd_8|bcdout[1]    ; |eecadd_8|bcdout[1]    ; padio            ;
; |eecadd_8|bcdout[2]    ; |eecadd_8|bcdout[2]    ; padio            ;
; |eecadd_8|bcdout[3]    ; |eecadd_8|bcdout[3]    ; padio            ;
; |eecadd_8|bcdout[4]    ; |eecadd_8|bcdout[4]    ; padio            ;
; |eecadd_8|bcdout[5]    ; |eecadd_8|bcdout[5]    ; padio            ;
; |eecadd_8|bcdout[6]    ; |eecadd_8|bcdout[6]    ; padio            ;
; |eecadd_8|bcdout[7]    ; |eecadd_8|bcdout[7]    ; padio            ;
; |eecadd_8|cout         ; |eecadd_8|cout         ; padio            ;
+------------------------+------------------------+------------------+


+---------------------+
; Simulator INI Usage ;
+--------+------------+
; Option ; Usage      ;
+--------+------------+


+--------------------+
; Simulator Messages ;
+--------------------+
Info: *******************************************************************
Info: Running Quartus II Simulator
    Info: Version 5.1 Build 176 10/26/2005 SJ Full Version
    Info: Processing started: Wed Apr 30 17:07:56 2008
Info: Command: quartus_sim --read_settings_files=on --write_settings_files=off eecadd_8 -c eecadd_8
Info: Option to preserve fewer signal transitions to reduce memory requirements is enabled
    Info: Simulation has been partitioned into sub-simulations according to the maximum transition count determined by the engine. Transitions from memory will be flushed out to disk at the end of each sub-simulation to reduce memory requirements.
Info: Simulation partitioned into 1 sub-simulations
Info: Simulation coverage is       0.00 %
Info: Number of transitions in simulation is 0
Info: Quartus II Simulator was successful. 0 errors, 0 warnings
    Info: Processing ended: Wed Apr 30 17:07:56 2008
    Info: Elapsed time: 00:00:01


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -