📄 eecadd_8.fit.rpt
字号:
Fitter report for eecadd_8
Wed Apr 30 16:51:30 2008
Version 5.1 Build 176 10/26/2005 SJ Full Version
---------------------
; Table of Contents ;
---------------------
1. Legal Notice
2. Fitter Summary
3. Fitter Settings
4. Fitter Device Options
5. Fitter Equations
6. Input Pins
7. Output Pins
8. All Package Pins
9. Carry Chains
10. Non-Global High Fan-Out Signals
11. Local Routing Interconnect
12. MegaLAB Interconnect
13. LAB External Interconnect
14. MegaLAB Usage Summary
15. Row Interconnect
16. LAB Column Interconnect
17. ESB Column Interconnect
18. Fitter Resource Usage Summary
19. Fitter Resource Utilization by Entity
20. Delay Chain Summary
21. I/O Bank Usage
22. Pin-Out File
23. Fitter Messages
----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Your use of Altera Corporation's design tools, logic functions
and other software and tools, and its AMPP partner logic
functions, and any output files any of the foregoing
(including device programming or simulation files), and any
associated documentation or information are expressly subject
to the terms and conditions of the Altera Program License
Subscription Agreement, Altera MegaCore Function License
Agreement, or other applicable license agreement, including,
without limitation, that your use is for the sole purpose of
programming logic devices manufactured by Altera and sold by
Altera or its authorized distributors. Please refer to the
applicable agreement for further details.
+------------------------------------------------------------------+
; Fitter Summary ;
+-----------------------+------------------------------------------+
; Fitter Status ; Successful - Wed Apr 30 16:51:30 2008 ;
; Quartus II Version ; 5.1 Build 176 10/26/2005 SJ Full Version ;
; Revision Name ; eecadd_8 ;
; Top-level Entity Name ; eecadd_8 ;
; Family ; APEX20KE ;
; Device ; EP20K300EQC240-1 ;
; Timing Models ; Final ;
; Total logic elements ; 39 / 11,520 ( < 1 % ) ;
; Total pins ; 26 / 152 ( 17 % ) ;
; Total virtual pins ; 0 ;
; Total memory bits ; 0 / 147,456 ( 0 % ) ;
; Total PLLs ; 0 ;
+-----------------------+------------------------------------------+
+------------------------------------------------------------------------------------------------+
; Fitter Settings ;
+------------------------------------------------------+--------------------+--------------------+
; Option ; Setting ; Default Value ;
+------------------------------------------------------+--------------------+--------------------+
; Device ; EP20K300EQC240-1 ; ;
; SignalProbe signals routed during normal compilation ; Off ; Off ;
; Use smart compilation ; Off ; Off ;
; Router Timing Optimization Level ; Normal ; Normal ;
; Placement Effort Multiplier ; 1.0 ; 1.0 ;
; Router Effort Multiplier ; 1.0 ; 1.0 ;
; Optimize Timing ; Normal compilation ; Normal compilation ;
; Optimize IOC Register Placement for Timing ; On ; On ;
; Limit to One Fitting Attempt ; Off ; Off ;
; Final Placement Optimizations ; Automatically ; Automatically ;
; Fitter Aggressive Routability Optimizations ; Automatically ; Automatically ;
; Fitter Initial Placement Seed ; 1 ; 1 ;
; Slow Slew Rate ; Off ; Off ;
; PCI I/O ; Off ; Off ;
; Turbo Bit ; On ; On ;
; Auto Global Memory Control Signals ; Off ; Off ;
; Fitter Effort ; Auto Fit ; Auto Fit ;
; Auto Global Clock ; On ; On ;
; Auto Global Output Enable ; On ; On ;
; Auto Global Register Control Signals ; On ; On ;
+------------------------------------------------------+--------------------+--------------------+
+-------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+--------------------------+
; Option ; Setting ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Reserve all unused pins ; As output driving ground ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+--------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in F:/byron1/neweecadd_8/eecadd_8.fit.eqn.
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+------+-------+-------------+--------------+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+----------------------+--------------+
; Name ; Pin # ; MegaLAB Row ; MegaLAB Col. ; Col. ; Fan-Out ; Global ; I/O Register ; Use Local Routing Input ; Power Up High ; PCI I/O Enabled ; Single-Pin CE ; FastRow Interconnect ; I/O Standard ;
+------+-------+-------------+--------------+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+----------------------+--------------+
; cin ; 173 ; B ; -- ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; b[0] ; 156 ; H ; -- ; -- ; 4 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; a[0] ; 166 ; E ; -- ; -- ; 4 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; a[1] ; 163 ; F ; -- ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; b[1] ; 183 ; -- ; 1 ; 4 ; 3 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; a[2] ; 171 ; C ; -- ; -- ; 4 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; b[2] ; 157 ; H ; -- ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; b[3] ; 3 ; A ; -- ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; a[3] ; 169 ; D ; -- ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; a[6] ; 2 ; A ; -- ; -- ; 5 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; a[4] ; 164 ; F ; -- ; -- ; 4 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; b[4] ; 178 ; A ; -- ; -- ; 3 ; no ; no ; yes ; no ; no ; no ; no ; LVTTL ;
; a[5] ; 180 ; A ; -- ; -- ; 2 ; no ; no ; yes ; no ; no ; no ; no ; LVTTL ;
; b[5] ; 182 ; -- ; 1 ; 2 ; 2 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; b[6] ; 161 ; G ; -- ; -- ; 4 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; a[7] ; 170 ; D ; -- ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; b[7] ; 4 ; A ; -- ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
+------+-------+-------------+--------------+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+----------------------+--------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-----------+-------+-------------+--------------+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
; Name ; Pin # ; MegaLAB Row ; MegaLAB Col. ; Col. ; I/O Register ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Single-Pin OE ; Single-Pin CE ; Open Drain ; TRI Primitive ; I/O Standard ;
+-----------+-------+-------------+--------------+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
; bcdout[0] ; 192 ; -- ; 1 ; 15 ; no ; yes ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; bcdout[1] ; 186 ; -- ; 1 ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; bcdout[2] ; 185 ; -- ; 1 ; 6 ; no ; yes ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; bcdout[3] ; 184 ; -- ; 1 ; 6 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
; bcdout[4] ; 187 ; -- ; 1 ; 10 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -