📄 fir.map.rpt
字号:
; mult18.vhd ; yes ; User VHDL File ; C:/Documents and Settings/li/桌面/17阶FIR滤波器VHDL代码及说明文档/firOK/mult18.vhd ;
; mult242.vhd ; yes ; User VHDL File ; C:/Documents and Settings/li/桌面/17阶FIR滤波器VHDL代码及说明文档/firOK/mult242.vhd ;
; mult29.vhd ; yes ; User VHDL File ; C:/Documents and Settings/li/桌面/17阶FIR滤波器VHDL代码及说明文档/firOK/mult29.vhd ;
; sub131314.vhd ; yes ; User VHDL File ; C:/Documents and Settings/li/桌面/17阶FIR滤波器VHDL代码及说明文档/firOK/sub131314.vhd ;
; sub141616.vhd ; yes ; User VHDL File ; C:/Documents and Settings/li/桌面/17阶FIR滤波器VHDL代码及说明文档/firOK/sub141616.vhd ;
; fir.bdf ; yes ; User Block Diagram/Schematic File ; C:/Documents and Settings/li/桌面/17阶FIR滤波器VHDL代码及说明文档/firOK/fir.bdf ;
+----------------------------------+-----------------+------------------------------------+---------------------------------------------------------------------------------------+
+-----------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+---------------------------------------------+-------+
; Resource ; Usage ;
+---------------------------------------------+-------+
; Total logic elements ; 702 ;
; -- Combinational with no register ; 267 ;
; -- Register only ; 175 ;
; -- Combinational with a register ; 260 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 0 ;
; -- 3 input functions ; 446 ;
; -- 2 input functions ; 79 ;
; -- 1 input functions ; 2 ;
; -- 0 input functions ; 0 ;
; -- Combinational cells for routing ; 0 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 286 ;
; -- arithmetic mode ; 416 ;
; -- qfbk mode ; 0 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 0 ;
; -- asynchronous clear/load mode ; 152 ;
; ; ;
; Total registers ; 435 ;
; Total logic cells in carry chains ; 461 ;
; I/O pins ; 18 ;
; Maximum fan-out node ; clk ;
; Maximum fan-out ; 435 ;
; Total fan-out ; 2268 ;
; Average fan-out ; 3.15 ;
+---------------------------------------------+-------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------+
; |fir ; 702 (0) ; 435 ; 0 ; 0 ; 18 ; 0 ; 267 (0) ; 175 (0) ; 260 (0) ; 461 (0) ; 0 (0) ; |fir ;
; |add121313:inst1| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 13 (13) ; 13 (13) ; 0 (0) ; |fir|add121313:inst1 ;
; |add121313:inst| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 12 (12) ; 12 (12) ; 0 (0) ; |fir|add121313:inst ;
; |add121414:inst35| ; 14 (14) ; 14 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 13 (13) ; 13 (13) ; 0 (0) ; |fir|add121414:inst35 ;
; |add121616:inst36| ; 16 (16) ; 16 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 15 (15) ; 15 (15) ; 0 (0) ; |fir|add121616:inst36 ;
; |add141616:inst39| ; 16 (16) ; 8 ; 0 ; 0 ; 0 ; 0 ; 8 (8) ; 0 (0) ; 8 (8) ; 16 (16) ; 0 (0) ; |fir|add141616:inst39 ;
; |add888:inst44| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 8 (8) ; 8 (8) ; 0 (0) ; |fir|add888:inst44 ;
; |add889:inst18| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; 0 (0) ; |fir|add889:inst18 ;
; |add889:inst19| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; 0 (0) ; |fir|add889:inst19 ;
; |add889:inst20| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; 0 (0) ; |fir|add889:inst20 ;
; |add889:inst21| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; 0 (0) ; |fir|add889:inst21 ;
; |add889:inst22| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; 0 (0) ; |fir|add889:inst22 ;
; |add889:inst23| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; 0 (0) ; |fir|add889:inst23 ;
; |add889:inst24| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; 0 (0) ; |fir|add889:inst24 ;
; |add889:inst25| ; 9 (9) ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; 0 (0) ; |fir|add889:inst25 ;
; |dff15:inst41| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff15:inst41 ;
; |dff15:inst42| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff15:inst42 ;
; |dff15:inst43| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff15:inst43 ;
; |dff89:inst34| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff89:inst34 ;
; |dff8:inst11| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst11 ;
; |dff8:inst12| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst12 ;
; |dff8:inst13| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst13 ;
; |dff8:inst14| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst14 ;
; |dff8:inst15| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst15 ;
; |dff8:inst16| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst16 ;
; |dff8:inst17| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst17 ;
; |dff8:inst2| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst2 ;
; |dff8:inst3| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst3 ;
; |dff8:inst4| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst4 ;
; |dff8:inst5| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst5 ;
; |dff8:inst6| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst6 ;
; |dff8:inst7| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst7 ;
; |dff8:inst8| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst8 ;
; |dff8:inst9| ; 8 (8) ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |fir|dff8:inst9 ;
; |mult12:inst26| ; 11 (11) ; 11 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 10 (10) ; 10 (10) ; 0 (0) ; |fir|mult12:inst26 ;
; |mult13:inst28| ; 39 (39) ; 12 ; 0 ; 0 ; 0 ; 0 ; 27 (27) ; 2 (2) ; 10 (10) ; 28 (28) ; 0 (0) ; |fir|mult13:inst28 ;
; |mult13:inst30| ; 39 (39) ; 12 ; 0 ; 0 ; 0 ; 0 ; 27 (27) ; 2 (2) ; 10 (10) ; 28 (28) ; 0 (0) ; |fir|mult13:inst30 ;
; |mult14:inst32| ; 39 (39) ; 12 ; 0 ; 0 ; 0 ; 0 ; 27 (27) ; 2 (2) ; 10 (10) ; 28 (28) ; 0 (0) ; |fir|mult14:inst32 ;
; |mult162:inst33| ; 42 (42) ; 15 ; 0 ; 0 ; 0 ; 0 ; 27 (27) ; 4 (4) ; 11 (11) ; 29 (29) ; 0 (0) ; |fir|mult162:inst33 ;
; |mult18:inst27| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 3 (3) ; 10 (10) ; 10 (10) ; 0 (0) ; |fir|mult18:inst27 ;
; |mult242:inst40| ; 84 (84) ; 8 ; 0 ; 0 ; 0 ; 0 ; 76 (76) ; 1 (1) ; 7 (7) ; 72 (72) ; 0 (0) ; |fir|mult242:inst40 ;
; |mult29:inst29| ; 61 (61) ; 13 ; 0 ; 0 ; 0 ; 0 ; 48 (48) ; 2 (2) ; 11 (11) ; 49 (49) ; 0 (0) ; |fir|mult29:inst29 ;
; |mult52:inst31| ; 40 (40) ; 13 ; 0 ; 0 ; 0 ; 0 ; 27 (27) ; 3 (3) ; 10 (10) ; 28 (28) ; 0 (0) ; |fir|mult52:inst31 ;
; |sub131314:inst37| ; 14 (14) ; 14 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 14 (14) ; 14 (14) ; 0 (0) ; |fir|sub131314:inst37 ;
; |sub141616:inst38| ; 16 (16) ; 16 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 16 (16) ; 16 (16) ; 0 (0) ; |fir|sub141616:inst38 ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+------------------------------------------------------+
; General Register Statistics ;
+----------------------------------------------+-------+
; Statistic ; Value ;
+----------------------------------------------+-------+
; Total registers ; 435 ;
; Number of registers using Synchronous Clear ; 0 ;
; Number of registers using Synchronous Load ; 0 ;
; Number of registers using Asynchronous Clear ; 152 ;
; Number of registers using Asynchronous Load ; 0 ;
; Number of registers using Clock Enable ; 0 ;
; Number of registers using Preset ; 0 ;
+----------------------------------------------+-------+
+-------------------------------+
; Analysis & Synthesis Messages ;
+-------------------------------+
Info: *******************************************************************
Info: Running Quartus II Analysis & Synthesis
Info: Version 6.0 Build 178 04/27/2006 SJ Full Version
Info: Processing started: Wed May 07 15:50:12 2008
Info: Command: quartus_map --read_settings_files=on --write_settings_files=off fir -c fir
Info: Found 2 design units, including 1 entities, in source file dff89.vhd
Info: Found design unit 1: dff89-a
Info: Found entity 1: dff89
Info: Found 2 design units, including 1 entities, in source file add888.vhd
Info: Found design unit 1: add888-a
Info: Found entity 1: add888
Info: Found 2 design units, including 1 entities, in source file dff15.vhd
Info: Found design unit 1: dff15-a
Info: Found entity 1: dff15
Info: Found 2 design units, including 1 entities, in source file mult52.vhd
Info: Found design unit 1: mult52-a
Info: Found entity 1: mult52
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -