⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 ml.htm

📁 16位定点FFT-DSP的FPGA实现
💻 HTM
字号:

<!ArtChnTitle>
<!ArtChnAuthor>
<!ArtAuthorAddress>
<!ArtChnAbstract>
<!ArtChnKeyword>
<!ArtEngTitle>
<!ArtEngAuthor>
<!ArtEngAbstract>
<!ArtEngKeyword>
<html>

<head>
<meta http-equiv="Content-Type" content="text/html; charset=gb2312">
<meta name="GENERATOR" content="Microsoft FrontPage 5.0">
<title>学位论文-16位定点FFT-DSP的FPGA实现</title>
<style>A:link {COLOR: #000000; FONT-FAMILY: 宋体; TEXT-DECORATION: none}
A:visited {COLOR: #000000; FONT-FAMILY: 宋体; TEXT-DECORATION: none}
A:active {FONT-FAMILY:宋体; TEXT-DECORATION: none}
A:hover {COLOR: #000000;TEXT-DECORATION:none}
BODY {FONT-FAMILY:宋体; FONT-SIZE: 9pt;TEXT-DECORATION:none}
TABLE {FONT-FAMILY: 宋体; FONT-SIZE: 9pt}
.H1 {FONT-SIZE: 9pt; COLOR: #0000cc}
.ourfont {FONT-SIZE: 9pt; LINE-HEIGHT: 14pt}
select {font-size:12px;}
.wx {BACKGROUND: #001863; BORDER-BOTTOM: white 1px solid; BORDER-LEFT: white 1px solid; BORDER-RIGHT: white 1px solid; BORDER-TOP: white 1px solid; COLOR: #ffffff; FONT-SIZE: 9pt; FONT-STYLE: normal; FONT-VARIANT: normal; FONT-WEIGHT: normal; HEIGHT: 18px; LINE-HEIGHT: normal}
.wx1 {border-top: #c0c0c0 1px;border-left: #c0c0c0 1px;border-right:#c0c0c0 1px;border-bottom:#c0c0c0 1px;border-style:inset;background-color:#ffffff;vertical-align:text-bottom}
</style>
</head>

<body bgcolor="#FFFFFF" link="#000000" background="../image/bg.gif">
<img src="../../images/xwlwk.jpg" width="750" height="94">
<table width="83%" border="0" cellspacing="0" cellpadding="0">
<tr>
<td width="19%"><p>&nbsp;</p>
<p></p></td>
<td width="81%"><p>馆藏号:Y697927<br>
<br>
论 文 题 目:<strong style="font-weight: 400">16位定点FFT-DSP的FPGA实现</strong><br>
学位授予单位:贵州大学<br>
作    者:邓小川<br>
申请学位级别:硕士<br>
学 科 名 称:微电子学与固体电子学<br>
指 导 教 师:刘桥<br>
出 版 时 间:20040301<br>
摘    要:<br>
&nbsp;&nbsp;&nbsp; 随着计算机技术以及VLSI技术的高速发展,数字信号处理中的核心技术——快速傅立叶变换(FFT)技术应用越来越广,得到了很快的发展,广泛应用于通信系统、图像处理、雷达、生物医学电子学、电子测试设备以及数字声频和视频设备等方面.但是对于一些具有很高实时要求的系统:如OFDM和DMT系统来说,用通用的DSP芯片很难完成.本论文主要研究了一种高速FFT信号处理器(DSP)的硬件实现结构,这种结构与目前通用DSP所采用的基于时间抽取算法(DIT)的MAC(乘-累加运算)结构有所不同,采用的是一种更适合于频率抽取算法(DIF)的硬件结构来实现.这种FFT实现结构仅增加了少量的附加数据通路电路,并没有改变传统的DSP运算结构单元结构,因此它的硬件花费很小,而速度提升很大.整个硬件结构模型用Verilog-HDL完成设计,并在Altera公司的大规模可编程器件FLEX10KE上完成原型机验证.通过对比该硬件结构完成256点FFT运算的仿真值和Matlab的理论计算值,两者的误差很小.<br>
分  类  号:TN47;TN911.72<br>
关  键  词:快速傅立叶变换(FFT);数字信号处理器(DSP);现场可编程逻辑器件(FPGA);Verilog-HDL
<p align="center">
<table width="80" border="0" cellspacing="0" cellpadding="0">
<tr>
<td bgcolor="#cccccc">
<table width="100%" border="0" cellspacing="1" cellpadding="0">
<tr style="CURSOR: hand">
<td bgcolor="#CCCCCC" onMouseOver="this.bgColor='#999999';" onMouseOut="this.bgColor='#cccccc';" valign="bottom" height="18"  NAME="NAME_BALL" STYLE="cursor:hand" child="FALL"><div align="center"><strong><font size="4"><a href="index.htm">PDF正文</a></font></strong></div></td>
</tr>
</table></td>
</tr>
</table>
  </td>
</tr>
</table>
<div align="center"></div>
</body>
</html>

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -