📄 main.tan.rpt
字号:
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlB:u5|temp_l[2] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlB:u5|temp_l[3] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlB:u5|temp_l[0] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlB:u5|reset ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlB:u5|temp_h[3] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlB:u5|temp_color~33 ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlB:u5|temp_color~32 ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlB:u5|y ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|temp_h[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|temp_l[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|temp_h[0] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|temp_h[2] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|temp_l[0] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|reset ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|temp_h[3] ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|temp_color~33 ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|temp_color~32 ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; ControlA:u4|y ; clk ; clk ; None ; None ; None ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; Emergency:u2|temp ; Emergency:u2|temp ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[0] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[1] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[2] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[3] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[4] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[5] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[18] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[17] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[14] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[13] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[16] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[12] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[11] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[10] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[9] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[7] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[6] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[8] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[15] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|a ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|temp[2] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|temp[0] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|temp[1] ; StatusSelect:u6|temp[1] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|a ; StatusSelect:u6|temp[0] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|temp[2] ; StatusSelect:u6|temp[0] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|temp[0] ; StatusSelect:u6|temp[0] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[0] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[1] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[2] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[3] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[4] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[5] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[18] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[17] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[14] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[13] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[16] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[12] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[11] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[10] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[9] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[7] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[6] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[8] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; StatusSelect:u6|t[15] ; StatusSelect:u6|t[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; ControlA:u4|reset ; ControlA:u4|temp_l[2] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; ControlA:u4|temp_l[0] ; ControlA:u4|temp_l[2] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; ControlA:u4|temp_l[3] ; ControlA:u4|temp_l[2] ; clk ; clk ; None ; None ; None ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; ControlA:u4|temp_l[2] ; ControlA:u4|temp_l[2] ; clk ; clk ; None ; None ; None ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -