⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 lcd_success.tan.rpt

📁 基于DE2实验板
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[5]       ; b[4]         ; clk        ; clk      ; None                        ; None                      ; 1.800 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[0]       ; b[8]         ; clk        ; clk      ; None                        ; None                      ; 1.793 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[1]       ; b[8]         ; clk        ; clk      ; None                        ; None                      ; 1.759 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[3]       ; b[10]        ; clk        ; clk      ; None                        ; None                      ; 1.759 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[4]       ; b[9]         ; clk        ; clk      ; None                        ; None                      ; 1.757 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[3]       ; b[9]         ; clk        ; clk      ; None                        ; None                      ; 1.688 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[4]       ; b[8]         ; clk        ; clk      ; None                        ; None                      ; 1.686 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[6]       ; b[11]        ; clk        ; clk      ; None                        ; None                      ; 1.679 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[5]       ; b[11]        ; clk        ; clk      ; None                        ; None                      ; 1.656 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[3]       ; b[8]         ; clk        ; clk      ; None                        ; None                      ; 1.617 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[6]       ; b[10]        ; clk        ; clk      ; None                        ; None                      ; 1.608 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[7]       ; b[11]        ; clk        ; clk      ; None                        ; None                      ; 1.604 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[5]       ; b[10]        ; clk        ; clk      ; None                        ; None                      ; 1.585 ns                ;
; N/A                                     ; Restricted to 420.17 MHz ( period = 2.380 ns )      ; b[12]      ; b[6]         ; clk        ; clk      ; None                        ; None                      ; 1.580 ns                ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ;            ;              ;            ;          ;                             ;                           ;                         ;
+-----------------------------------------+-----------------------------------------------------+------------+--------------+------------+----------+-----------------------------+---------------------------+-------------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clk'                                                                                                                                                                 ;
+------------------------------------------+------------+--------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack                            ; From       ; To           ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+------------+--------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; s[2]       ; s[2]         ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; s[1]       ; s[1]         ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; s[0]       ; s[0]         ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[0] ; datacnt[0]   ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[1] ; datacnt[1]   ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s2   ; state.s2     ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s4   ; state.s4     ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[2] ; datacnt[2]   ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[3] ; datacnt[3]   ; clk        ; clk      ; None                       ; None                       ; 0.407 ns                 ;
; Not operational: Clock Skew > Data Delay ; s[0]       ; s[1]         ; clk        ; clk      ; None                       ; None                       ; 0.538 ns                 ;
; Not operational: Clock Skew > Data Delay ; s[0]       ; s[2]         ; clk        ; clk      ; None                       ; None                       ; 0.541 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s1   ; rs~reg0      ; clk        ; clk      ; None                       ; None                       ; 0.551 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s4   ; state.s1     ; clk        ; clk      ; None                       ; None                       ; 0.686 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[2] ; datacnt[0]   ; clk        ; clk      ; None                       ; None                       ; 0.728 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s3   ; rs~reg0      ; clk        ; clk      ; None                       ; None                       ; 0.772 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s1   ; datacnt[2]   ; clk        ; clk      ; None                       ; None                       ; 0.780 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[0] ; datacnt[2]   ; clk        ; clk      ; None                       ; None                       ; 0.796 ns                 ;
; Not operational: Clock Skew > Data Delay ; s[1]       ; s[2]         ; clk        ; clk      ; None                       ; None                       ; 0.809 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s1   ; data[0]~reg0 ; clk        ; clk      ; None                       ; None                       ; 0.828 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s3   ; data[6]~reg0 ; clk        ; clk      ; None                       ; None                       ; 0.853 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s3   ; data[7]~reg0 ; clk        ; clk      ; None                       ; None                       ; 0.854 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[1] ; datacnt[2]   ; clk        ; clk      ; None                       ; None                       ; 0.873 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s3   ; data[0]~reg0 ; clk        ; clk      ; None                       ; None                       ; 0.882 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[2] ; datacnt[3]   ; clk        ; clk      ; None                       ; None                       ; 0.919 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[0] ; datacnt[1]   ; clk        ; clk      ; None                       ; None                       ; 1.003 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[0] ; state.s3     ; clk        ; clk      ; None                       ; None                       ; 1.047 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[3] ; datacnt[0]   ; clk        ; clk      ; None                       ; None                       ; 1.053 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s1   ; datacnt[3]   ; clk        ; clk      ; None                       ; None                       ; 1.050 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s1   ; datacnt[0]   ; clk        ; clk      ; None                       ; None                       ; 1.054 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s3   ; state.s4     ; clk        ; clk      ; None                       ; None                       ; 1.058 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s2   ; state.s3     ; clk        ; clk      ; None                       ; None                       ; 1.064 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[0] ; data[1]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.075 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s1   ; data[3]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.108 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s1   ; data[4]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.109 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[0] ; data[6]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.133 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[1] ; data[6]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.138 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[1] ; datacnt[3]   ; clk        ; clk      ; None                       ; None                       ; 1.141 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[0] ; datacnt[3]   ; clk        ; clk      ; None                       ; None                       ; 1.144 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[2] ; data[0]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.182 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[1] ; state.s3     ; clk        ; clk      ; None                       ; None                       ; 1.211 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[3] ; state.s3     ; clk        ; clk      ; None                       ; None                       ; 1.213 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s2   ; data[6]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.207 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[1] ; data[2]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.236 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[1] ; data[1]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.238 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s4   ; data[6]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.237 ns                 ;
; Not operational: Clock Skew > Data Delay ; state.s2   ; data[2]~reg0 ; clk        ; clk      ; None                       ; None                       ; 1.253 ns                 ;
; Not operational: Clock Skew > Data Delay ; datacnt[3] ; data[6]~reg0 ; clk        ; clk      ; None                       ; None     

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -