📄 dff_full.vhd
字号:
--带异步复位清零和同步复位清零的d触发器
Library IEEE ;
USE IEEE.STD_LOGIC_1164.all;
ENTITY dff_full IS
PORT(d,clk : IN STD_LOGIC; --d信号输入,clk时钟
clr,set : IN STD_LOGIC; --clr同步清零,set同步复位
clra,seta : IN STD_LOGIC; --clr异步清零,set异步复位
q : OUT STD_LOGIC); --D触发器输出
END dff_full;
ARCHITECTURE rtl OF dff_full IS
BEGIN
PROCESS(clk,clra,seta)
BEGIN
IF clra='1' THEN --异步清零
q<='0';
ELSIF seta='1' THEN --异步复位
q<='1';
ELSIF clk='1' and clk'event THEN
IF clr='1' THEN --同步清零
q<='0';
ELSIF set='1' THEN --同步复位
q<='1';
ELSE
q<=d; --其他输出输出q等于数数据输入d
END IF;
END IF;
END PROCESS;
END rtl;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -