📄 dds_all.map.rpt
字号:
+---------------------------------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+---------------------------------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |DDS_ALL ; 266 (1) ; 160 ; 20480 ; 0 ; 30 ; 0 ; 106 (1) ; 28 (0) ; 132 (0) ; 43 (0) ; 0 (0) ; |DDS_ALL ;
; |SIN_ROM:inst5| ; 68 (0) ; 39 ; 10240 ; 0 ; 0 ; 0 ; 29 (0) ; 4 (0) ; 35 (0) ; 19 (0) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst5 ;
; |altsyncram:altsyncram_component| ; 68 (0) ; 39 ; 10240 ; 0 ; 0 ; 0 ; 29 (0) ; 4 (0) ; 35 (0) ; 19 (0) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst5|altsyncram:altsyncram_component ;
; |altsyncram_sq71:auto_generated| ; 68 (0) ; 39 ; 10240 ; 0 ; 0 ; 0 ; 29 (0) ; 4 (0) ; 35 (0) ; 19 (0) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated ;
; |altsyncram_kol2:altsyncram1| ; 0 (0) ; 0 ; 10240 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|altsyncram_kol2:altsyncram1 ;
; |sld_mod_ram_rom:mgl_prim2| ; 68 (42) ; 39 ; 0 ; 0 ; 0 ; 0 ; 29 (12) ; 4 (4) ; 35 (26) ; 19 (14) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2 ;
; |sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr| ; 26 (26) ; 9 ; 0 ; 0 ; 0 ; 0 ; 17 (17) ; 0 (0) ; 9 (9) ; 5 (5) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr ;
; |SIN_ROM:inst6| ; 66 (0) ; 39 ; 10240 ; 0 ; 0 ; 0 ; 27 (0) ; 4 (0) ; 35 (0) ; 19 (0) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst6 ;
; |altsyncram:altsyncram_component| ; 66 (0) ; 39 ; 10240 ; 0 ; 0 ; 0 ; 27 (0) ; 4 (0) ; 35 (0) ; 19 (0) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst6|altsyncram:altsyncram_component ;
; |altsyncram_sq71:auto_generated| ; 66 (0) ; 39 ; 10240 ; 0 ; 0 ; 0 ; 27 (0) ; 4 (0) ; 35 (0) ; 19 (0) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst6|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated ;
; |altsyncram_kol2:altsyncram1| ; 0 (0) ; 0 ; 10240 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst6|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|altsyncram_kol2:altsyncram1 ;
; |sld_mod_ram_rom:mgl_prim2| ; 66 (41) ; 39 ; 0 ; 0 ; 0 ; 0 ; 27 (11) ; 4 (4) ; 35 (26) ; 19 (14) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst6|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2 ;
; |sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr| ; 25 (25) ; 9 ; 0 ; 0 ; 0 ; 0 ; 16 (16) ; 0 (0) ; 9 (9) ; 5 (5) ; 0 (0) ; |DDS_ALL|SIN_ROM:inst6|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr ;
; |sld_hub:sld_hub_inst| ; 131 (33) ; 82 ; 0 ; 0 ; 0 ; 0 ; 49 (26) ; 20 (0) ; 62 (7) ; 5 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst ;
; |lpm_decode:instruction_decoder| ; 5 (0) ; 5 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (0) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder ;
; |decode_ogi:auto_generated| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_ogi:auto_generated ;
; |lpm_shiftreg:jtag_ir_register| ; 10 (10) ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 10 (10) ; 0 (0) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register ;
; |sld_dffex:BROADCAST| ; 2 (2) ; 1 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:BROADCAST ;
; |sld_dffex:IRF_ENA_0| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0 ;
; |sld_dffex:IRF_ENA| ; 2 (2) ; 2 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 2 (2) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA ;
; |sld_dffex:IRSR| ; 11 (11) ; 7 ; 0 ; 0 ; 0 ; 0 ; 4 (4) ; 0 (0) ; 7 (7) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:IRSR ;
; |sld_dffex:RESET| ; 2 (2) ; 1 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:RESET ;
; |sld_dffex:\GEN_IRF:1:IRF| ; 6 (6) ; 5 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF ;
; |sld_dffex:\GEN_IRF:2:IRF| ; 6 (6) ; 5 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:2:IRF ;
; |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF ;
; |sld_dffex:\GEN_SHADOW_IRF:2:S_IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:2:S_IRF ;
; |sld_jtag_state_machine:jtag_state_machine| ; 21 (21) ; 19 ; 0 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 19 (19) ; 0 (0) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine ;
; |sld_rom_sr:HUB_INFO_REG| ; 22 (22) ; 9 ; 0 ; 0 ; 0 ; 0 ; 13 (13) ; 0 (0) ; 9 (9) ; 5 (5) ; 0 (0) ; |DDS_ALL|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG ;
; |tt:inst1| ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |DDS_ALL|tt:inst1 ;
; |altpll:altpll_component| ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |DDS_ALL|tt:inst1|altpll:altpll_component ;
+---------------------------------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary ;
+---------------------------------------------------------------------------------------------------------------------+------+----------------+--------------+--------------+--------------+--------------+-------+------+
; Name ; Type ; Mode ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size ; MIF ;
+---------------------------------------------------------------------------------------------------------------------+------+----------------+--------------+--------------+--------------+--------------+-------+------+
; SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|altsyncram_kol2:altsyncram1|ALTSYNCRAM ; AUTO ; True Dual Port ; 1024 ; 10 ; 1024 ; 10 ; 10240 ; None ;
; SIN_ROM:inst6|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|altsyncram_kol2:altsyncram1|ALTSYNCRAM ; AUTO ; True Dual Port ; 1024 ; 10 ; 1024 ; 10 ; 10240 ; None ;
+---------------------------------------------------------------------------------------------------------------------+------+----------------+--------------+--------------+--------------+--------------+-------+------+
+------------------------------------------------------+
; General Register Statistics ;
+----------------------------------------------+-------+
; Statistic ; Value ;
+----------------------------------------------+-------+
; Total registers ; 160 ;
; Number of registers using Synchronous Clear ; 34 ;
; Number of registers using Synchronous Load ; 25 ;
; Number of registers using Asynchronous Clear ; 90 ;
; Number of registers using Asynchronous Load ; 0 ;
; Number of registers using Clock Enable ; 100 ;
; Number of registers using Preset ; 0 ;
+----------------------------------------------+-------+
+--------------------------------------------------+
; Inverted Register Statistics ;
+----------------------------------------+---------+
; Inverted Register ; Fan out ;
+----------------------------------------+---------+
; sld_hub:sld_hub_inst|hub_tdo ; 2 ;
; Total number of inverted registers = 1 ; ;
+----------------------------------------+---------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed) ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; 4:1 ; 5 bits ; 10 LEs ; 10 LEs ; 0 LEs ; Yes ; |DDS_ALL|sld_hub:sld_hub_inst|sld_dffex:IRSR|Q[0] ;
; 5:1 ; 5 bits ; 15 LEs ; 5 LEs ; 10 LEs ; Yes ; |DDS_ALL|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG|word_counter[0] ;
; 28:1 ; 4 bits ; 72 LEs ; 36 LEs ; 36 LEs ; Yes ; |DDS_ALL|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG|WORD_SR[0] ;
; 3:1 ; 10 bits ; 20 LEs ; 10 LEs ; 10 LEs ; Yes ; |DDS_ALL|SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|ram_rom_data_reg[6] ;
; 5:1 ; 5 bits ; 15 LEs ; 5 LEs ; 10 LEs ; Yes ; |DDS_ALL|SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr|word_counter[0] ;
; 24:1 ; 4 bits ; 64 LEs ; 48 LEs ; 16 LEs ; Yes ; |DDS_ALL|SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr|WORD_SR[1] ;
; 3:1 ; 10 bits ; 20 LEs ; 10 LEs ; 10 LEs ; Yes ; |DDS_ALL|SIN_ROM:inst6|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|ram_rom_data_reg[6] ;
; 5:1 ; 5 bits ; 15 LEs ; 5 LEs ; 10 LEs ; Yes ; |DDS_ALL|SIN_ROM:inst6|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr|word_counter[0] ;
; 24:1 ; 4 bits ; 64 LEs ; 48 LEs ; 16 LEs ; Yes ; |DDS_ALL|SIN_ROM:inst6|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr|WORD_SR[1] ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
+---------------------------------------------------------------------------------------------------------------------------------+
; Source assignments for SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|altsyncram_kol2:altsyncram1 ;
+---------------------------------+--------------------+------+-------------------------------------------------------------------+
; Assignment ; Value ; From ; To ;
+---------------------------------+--------------------+------+-------------------------------------------------------------------+
; OPTIMIZE_POWER_DURING_SYNTHESIS ; NORMAL_COMPILATION ; - ; - ;
+---------------------------------+--------------------+------+-------------------------------------------------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Source assignments for SIN_ROM:inst5|altsyncram:altsyncram_component|altsyncram_sq71:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr ;
+----------------------+-------+------+--------------------------------------------------------------------------------------------------------------------------------------------+
; Assignment ; Value ; From ; To ;
+----------------------+-------+------+--------------------------------------------------------------------------------------------------------------------------------------------+
; AUTO_ROM_RECOGNITION ; OFF ; - ; - ;
; POWER_UP_LEVEL ; Low ; - ; word_counter[0] ;
; POWER_UP_LEVEL ; Low ; - ; word_counter[1] ;
; POWER_UP_LEVEL ; Low ; - ; word_counter[2] ;
; POWER_UP_LEVEL ; Low ; - ; word_counter[3] ;
; POWER_UP_LEVEL ; Low ; - ; word_counter[4] ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -