📄 vga.tan.rpt
字号:
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; Off ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Number of source nodes to report per destination node ; 10 ; ; ; ;
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; On ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+------------------------------+-----------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+------------------------------+-----------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 169.06 MHz ( period = 5.915 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[5] ; clk ; clk ; None ; None ; 5.654 ns ;
; N/A ; 169.09 MHz ( period = 5.914 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[0] ; clk ; clk ; None ; None ; 5.653 ns ;
; N/A ; 169.15 MHz ( period = 5.912 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[6] ; clk ; clk ; None ; None ; 5.651 ns ;
; N/A ; 169.20 MHz ( period = 5.910 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[7] ; clk ; clk ; None ; None ; 5.649 ns ;
; N/A ; 169.20 MHz ( period = 5.910 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[1] ; clk ; clk ; None ; None ; 5.649 ns ;
; N/A ; 169.84 MHz ( period = 5.888 ns ) ; vga_vtim:ver_gen|cnt[3] ; vga_vtim:ver_gen|state.gdel_state ; clk ; clk ; None ; None ; 5.627 ns ;
; N/A ; 170.01 MHz ( period = 5.882 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|state.gdel_state ; clk ; clk ; None ; None ; 5.621 ns ;
; N/A ; 170.68 MHz ( period = 5.859 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[13] ; clk ; clk ; None ; None ; 5.598 ns ;
; N/A ; 170.71 MHz ( period = 5.858 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[10] ; clk ; clk ; None ; None ; 5.597 ns ;
; N/A ; 170.77 MHz ( period = 5.856 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[12] ; clk ; clk ; None ; None ; 5.595 ns ;
; N/A ; 170.82 MHz ( period = 5.854 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[9] ; clk ; clk ; None ; None ; 5.593 ns ;
; N/A ; 170.88 MHz ( period = 5.852 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[14] ; clk ; clk ; None ; None ; 5.591 ns ;
; N/A ; 170.94 MHz ( period = 5.850 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[15] ; clk ; clk ; None ; None ; 5.589 ns ;
; N/A ; 171.20 MHz ( period = 5.841 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[11] ; clk ; clk ; None ; None ; 5.580 ns ;
; N/A ; 171.29 MHz ( period = 5.838 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[4] ; clk ; clk ; None ; None ; 5.577 ns ;
; N/A ; 171.32 MHz ( period = 5.837 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|cnt[2] ; clk ; clk ; None ; None ; 5.576 ns ;
; N/A ; 172.29 MHz ( period = 5.804 ns ) ; vga_vtim:ver_gen|cnt[4] ; vga_vtim:ver_gen|state.gdel_state ; clk ; clk ; None ; None ; 5.543 ns ;
; N/A ; 173.46 MHz ( period = 5.765 ns ) ; vga_vtim:ver_gen|cnt[0] ; vga_vtim:ver_gen|state.gdel_state ; clk ; clk ; None ; None ; 5.504 ns ;
; N/A ; 174.79 MHz ( period = 5.721 ns ) ; vga_vtim:ver_gen|cnt[5] ; vga_vtim:ver_gen|state.gdel_state ; clk ; clk ; None ; None ; 5.460 ns ;
; N/A ; 174.83 MHz ( period = 5.720 ns ) ; vga_vtim:ver_gen|cnt[2] ; vga_vtim:ver_gen|state.gdel_state ; clk ; clk ; None ; None ; 5.459 ns ;
; N/A ; 176.15 MHz ( period = 5.677 ns ) ; vga_vtim:ver_gen|cnt_len[3] ; vga_vtim:ver_gen|Sync ; clk ; clk ; None ; None ; 5.416 ns ;
; N/A ; 176.18 MHz ( period = 5.676 ns ) ; vga_vtim:ver_gen|cnt_len[4] ; vga_vtim:ver_gen|Sync ; clk ; clk ; None ; None ; 5.415 ns ;
; N/A ; 176.27 MHz ( period = 5.673 ns ) ; vga_vtim:ver_gen|cnt_len[3] ; vga_vtim:ver_gen|cnt[3] ; clk ; clk ; None ; None ; 5.412 ns ;
; N/A ; 176.30 MHz ( period = 5.672 ns ) ; vga_vtim:ver_gen|cnt_len[4] ; vga_vtim:ver_gen|cnt[3] ; clk ; clk ; None ; None ; 5.411 ns ;
; N/A ; 177.02 MHz ( period = 5.649 ns ) ; vga_vtim:ver_gen|cnt[6] ; vga_vtim:ver_gen|state.gdel_state ; clk ; clk ; None ; None ; 5.388 ns ;
; N/A ; 177.81 MHz ( period = 5.624 ns ) ; vga_vtim:hor_gen|cnt[3] ; vga_vtim:hor_gen|state.gate_state ; clk ; clk ; None ; None ; 5.363 ns ;
; N/A ; 177.84 MHz ( period = 5.623 ns ) ; vga_vtim:ver_gen|cnt[7] ; vga_vtim:ver_gen|state.gdel_state ; clk ; clk ; None ; None ; 5.362 ns ;
; N/A ; 177.97 MHz ( period = 5.619 ns ) ; vga_vtim:ver_gen|cnt_len[1] ; vga_vtim:ver_gen|Sync ; clk ; clk ; None ; None ; 5.358 ns ;
; N/A ; 178.09 MHz ( period = 5.615 ns ) ; vga_vtim:ver_gen|cnt_len[1] ; vga_vtim:ver_gen|cnt[3] ; clk ; clk ; None ; None ; 5.354 ns ;
; N/A ; 178.48 MHz ( period = 5.603 ns ) ; vga_vtim:ver_gen|cnt_len[2] ; vga_vtim:ver_gen|Sync ; clk ; clk ; None ; None ; 5.342 ns ;
; N/A ; 178.60 MHz ( period = 5.599 ns ) ; vga_vtim:ver_gen|cnt_len[2] ; vga_vtim:ver_gen|cnt[3] ; clk ; clk ; None ; None ; 5.338 ns ;
; N/A ; 178.92 MHz ( period = 5.589 ns ) ; vga_vtim:ver_gen|cnt_len[3] ; vga_vtim:ver_gen|cnt[7] ; clk ; clk ; None ; None ; 5.328 ns ;
; N/A ; 178.95 MHz ( period = 5.588 ns ) ; vga_vtim:ver_gen|cnt_len[4] ; vga_vtim:ver_gen|cnt[7] ; clk ; clk ; None ; None ; 5.327 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -