⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 uart_top.tan.rpt

📁 URAT异步通信接口的VHDL描述
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; N/A                                     ; 303.77 MHz ( period = 3.292 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TxOutput                ; MCLK       ; MCLK     ; None                        ; None                      ; 3.081 ns                ;
; N/A                                     ; 305.16 MHz ( period = 3.277 ns )                    ; Rxcver:U3|OverrunErr_r            ; Intface:U1|Int_State.int0         ; MCLK       ; MCLK     ; None                        ; None                      ; 3.067 ns                ;
; N/A                                     ; 305.16 MHz ( period = 3.277 ns )                    ; Rxcver:U3|OverrunErr_r            ; Intface:U1|Int_State.int1         ; MCLK       ; MCLK     ; None                        ; None                      ; 3.067 ns                ;
; N/A                                     ; 306.18 MHz ( period = 3.266 ns )                    ; Modem:U2|MSReg[2]                 ; Intface:U1|Int_State.int0         ; MCLK       ; MCLK     ; None                        ; None                      ; 3.047 ns                ;
; N/A                                     ; 306.18 MHz ( period = 3.266 ns )                    ; Modem:U2|MSReg[2]                 ; Intface:U1|Int_State.int1         ; MCLK       ; MCLK     ; None                        ; None                      ; 3.047 ns                ;
; N/A                                     ; 306.28 MHz ( period = 3.265 ns )                    ; Modem:U2|MSReg[3]                 ; Intface:U1|Int_State.int3         ; MCLK       ; MCLK     ; None                        ; None                      ; 3.046 ns                ;
; N/A                                     ; 309.89 MHz ( period = 3.227 ns )                    ; Modem:U2|MSReg[1]                 ; Intface:U1|Int_State.int3         ; MCLK       ; MCLK     ; None                        ; None                      ; 3.008 ns                ;
; N/A                                     ; 309.98 MHz ( period = 3.226 ns )                    ; Txmitt:U4|TxClkEnA                ; Txmitt:U4|TxOutput                ; MCLK       ; MCLK     ; None                        ; None                      ; 3.013 ns                ;
; N/A                                     ; 312.40 MHz ( period = 3.201 ns )                    ; Modem:U2|MSReg[3]                 ; Intface:U1|Int_State.idle         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.982 ns                ;
; N/A                                     ; 313.58 MHz ( period = 3.189 ns )                    ; Rxcver:U3|ParityErr_r             ; Intface:U1|Int_State.int0         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.979 ns                ;
; N/A                                     ; 313.58 MHz ( period = 3.189 ns )                    ; Rxcver:U3|ParityErr_r             ; Intface:U1|Int_State.int1         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.979 ns                ;
; N/A                                     ; 313.58 MHz ( period = 3.189 ns )                    ; Rxcver:U3|Rx_State.idle           ; Rxcver:U3|RxPrtyErr               ; MCLK       ; MCLK     ; None                        ; None                      ; 2.975 ns                ;
; N/A                                     ; 314.07 MHz ( period = 3.184 ns )                    ; Rxcver:U3|FrameErr_r              ; Intface:U1|Int_State.int0         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.974 ns                ;
; N/A                                     ; 314.07 MHz ( period = 3.184 ns )                    ; Rxcver:U3|FrameErr_r              ; Intface:U1|Int_State.int1         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.974 ns                ;
; N/A                                     ; 314.76 MHz ( period = 3.177 ns )                    ; Intface:U1|MsrRDn1_r              ; Intface:U1|Int_State.int0         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.962 ns                ;
; N/A                                     ; 314.76 MHz ( period = 3.177 ns )                    ; Intface:U1|MsrRDn1_r              ; Intface:U1|Int_State.int1         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.962 ns                ;
; N/A                                     ; 316.16 MHz ( period = 3.163 ns )                    ; Modem:U2|MSReg[1]                 ; Intface:U1|Int_State.idle         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.944 ns                ;
; N/A                                     ; 316.36 MHz ( period = 3.161 ns )                    ; Rxcver:U3|RxPrtyErr               ; Rxcver:U3|RxPrtyErr               ; MCLK       ; MCLK     ; None                        ; None                      ; 2.947 ns                ;
; N/A                                     ; 317.86 MHz ( period = 3.146 ns )                    ; Txmitt:U4|ThrEmpty                ; Intface:U1|Int_State.int3         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.932 ns                ;
; N/A                                     ; 319.28 MHz ( period = 3.132 ns )                    ; Rxcver:U3|BreakInt_r              ; Intface:U1|Int_State.int2         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.927 ns                ;
; N/A                                     ; 324.46 MHz ( period = 3.082 ns )                    ; Txmitt:U4|ThrEmpty                ; Intface:U1|Int_State.idle         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.868 ns                ;
; N/A                                     ; 326.58 MHz ( period = 3.062 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|RSR[0]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.849 ns                ;
; N/A                                     ; 326.58 MHz ( period = 3.062 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|RSR[2]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.849 ns                ;
; N/A                                     ; 326.58 MHz ( period = 3.062 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|RSR[3]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.849 ns                ;
; N/A                                     ; 326.58 MHz ( period = 3.062 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|RSR[1]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.849 ns                ;
; N/A                                     ; 326.58 MHz ( period = 3.062 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|RSR[4]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.849 ns                ;
; N/A                                     ; 326.58 MHz ( period = 3.062 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|RSR[5]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.849 ns                ;
; N/A                                     ; 326.58 MHz ( period = 3.062 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|RSR[6]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.849 ns                ;
; N/A                                     ; 326.58 MHz ( period = 3.062 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|RSR[7]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.849 ns                ;
; N/A                                     ; 327.01 MHz ( period = 3.058 ns )                    ; Intface:U1|Int_State.int3         ; Intface:U1|Int_State.int0         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.844 ns                ;
; N/A                                     ; 327.01 MHz ( period = 3.058 ns )                    ; Intface:U1|Int_State.int3         ; Intface:U1|Int_State.int1         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.844 ns                ;
; N/A                                     ; 327.65 MHz ( period = 3.052 ns )                    ; Modem:U2|MSReg[0]                 ; Intface:U1|Int_State.int3         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.833 ns                ;
; N/A                                     ; 328.30 MHz ( period = 3.046 ns )                    ; Txmitt:U4|ThrEmpty                ; Intface:U1|Int_State.int2         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.837 ns                ;
; N/A                                     ; 328.52 MHz ( period = 3.044 ns )                    ; Intface:U1|IirRDn2_r              ; Intface:U1|Int_State.int0         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.831 ns                ;
; N/A                                     ; 328.52 MHz ( period = 3.044 ns )                    ; Intface:U1|IirRDn2_r              ; Intface:U1|Int_State.int1         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.831 ns                ;
; N/A                                     ; 334.67 MHz ( period = 2.988 ns )                    ; Modem:U2|MSReg[0]                 ; Intface:U1|Int_State.idle         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.769 ns                ;
; N/A                                     ; 337.72 MHz ( period = 2.961 ns )                    ; Modem:U2|MSReg[2]                 ; Intface:U1|Int_State.int3         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.742 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Intface:U1|LsrRDn2_r              ; Intface:U1|Int_State.int0         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.750 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Intface:U1|LsrRDn2_r              ; Intface:U1|Int_State.int1         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.750 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TSR[0]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.749 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TSR[1]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.749 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TSR[2]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.749 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TSR[3]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.749 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TSR[4]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.749 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TSR[5]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.749 ns                ;
; N/A                                     ; 337.84 MHz ( period = 2.960 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TSR[6]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.749 ns                ;
; N/A                                     ; 339.44 MHz ( period = 2.946 ns )                    ; Txmitt:U4|Tx_State.start          ; Txmitt:U4|TxOutput                ; MCLK       ; MCLK     ; None                        ; None                      ; 2.733 ns                ;
; N/A                                     ; 339.67 MHz ( period = 2.944 ns )                    ; Txmitt:U4|TxCNT_r[0]              ; Txmitt:U4|Tx_State.stop_1bit      ; MCLK       ; MCLK     ; None                        ; None                      ; 2.734 ns                ;
; N/A                                     ; 339.90 MHz ( period = 2.942 ns )                    ; Txmitt:U4|TxCNT_r[0]              ; Txmitt:U4|Tx_State.parity         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.732 ns                ;
; N/A                                     ; 340.02 MHz ( period = 2.941 ns )                    ; Rxcver:U3|BreakInt_r              ; Intface:U1|Int_State.int3         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.731 ns                ;
; N/A                                     ; 340.95 MHz ( period = 2.933 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|NumDataBitReceived_r[2] ; MCLK       ; MCLK     ; None                        ; None                      ; 2.725 ns                ;
; N/A                                     ; 340.95 MHz ( period = 2.933 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|NumDataBitReceived_r[3] ; MCLK       ; MCLK     ; None                        ; None                      ; 2.725 ns                ;
; N/A                                     ; 340.95 MHz ( period = 2.933 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|NumDataBitReceived_r[1] ; MCLK       ; MCLK     ; None                        ; None                      ; 2.725 ns                ;
; N/A                                     ; 340.95 MHz ( period = 2.933 ns )                    ; Rxcver:U3|RxClkEn                 ; Rxcver:U3|NumDataBitReceived_r[0] ; MCLK       ; MCLK     ; None                        ; None                      ; 2.725 ns                ;
; N/A                                     ; 341.53 MHz ( period = 2.928 ns )                    ; Rxcver:U3|OverrunErr_r            ; Intface:U1|Int_State.int2         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.723 ns                ;
; N/A                                     ; 344.23 MHz ( period = 2.905 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TxCNT_r[0]              ; MCLK       ; MCLK     ; None                        ; None                      ; 2.689 ns                ;
; N/A                                     ; 344.23 MHz ( period = 2.905 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TxCNT_r[1]              ; MCLK       ; MCLK     ; None                        ; None                      ; 2.689 ns                ;
; N/A                                     ; 344.23 MHz ( period = 2.905 ns )                    ; Txmitt:U4|ThrEmpty                ; Txmitt:U4|TxCNT_r[2]              ; MCLK       ; MCLK     ; None                        ; None                      ; 2.689 ns                ;
; N/A                                     ; 345.18 MHz ( period = 2.897 ns )                    ; Modem:U2|MSReg[2]                 ; Intface:U1|Int_State.idle         ; MCLK       ; MCLK     ; None                        ; None                      ; 2.678 ns                ;
; N/A                                     ; 346.62 MHz ( period = 2.885 ns )                    ; Rxcver:U3|RxIdle_r                ; Rxcver:U3|RSR[0]                  ; MCLK       ; MCLK     ; None                        ; None                      ; 2.672 ns                ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -