i2c_altera.fit.rpt

来自「程序实现的功能是通过I2C配置SAA7113芯片,然后通过逻辑分析仪器查看芯片的」· RPT 代码 · 共 564 行 · 第 1/5 页

RPT
564
字号
; 221      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 222      ; 247        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 223      ; 248        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 224      ; 249        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 225      ; 250        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 226      ; 251        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 227      ; 252        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 228      ; 253        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 229      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 230      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 231      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 232      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 233      ; 254        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 234      ; 255        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 235      ; 256        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 236      ; 257        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 237      ; 258        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 238      ; 259        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 239      ; 260        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 240      ; 261        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+


+---------------------------------------------------------------------+
; PLL Summary                                                         ;
+-----------------------------+---------------------------------------+
; Name                        ; PLL:inst3|altpll:altpll_component|pll ;
+-----------------------------+---------------------------------------+
; PLL type                    ; -                                     ;
; Scan chain                  ; None                                  ;
; PLL mode                    ; Normal                                ;
; Feedback source             ; --                                    ;
; Compensate clock            ; clock0                                ;
; Switchover on loss of clock ; --                                    ;
; Switchover counter          ; --                                    ;
; Primary clock               ; --                                    ;
; Input frequency 0           ; 50.0 MHz                              ;
; Input frequency 1           ; --                                    ;
; Nominal PFD frequency       ; 50.0 MHz                              ;
; Nominal VCO frequency       ; 500.0 MHz                             ;
; Freq min lock               ; 49.09 MHz                             ;
; Freq max lock               ; 100.0 MHz                             ;
; Clock Offset                ; 0 ps                                  ;
; M VCO Tap                   ; 0                                     ;
; M Initial                   ; 1                                     ;
; M value                     ; 10                                    ;
; N value                     ; 1                                     ;
; M counter delay             ; --                                    ;
; N counter delay             ; --                                    ;
; M2 value                    ; --                                    ;
; N2 value                    ; --                                    ;
; SS counter                  ; --                                    ;
; Downspread                  ; --                                    ;
; Spread frequency            ; --                                    ;
; enable0 counter             ; --                                    ;
; enable1 counter             ; --                                    ;
; Real time reconfigurable    ; --                                    ;
; Scan chain MIF file         ; --                                    ;
; Preserve counter order      ; Off                                   ;
; PLL location                ; PLL_2                                 ;
; Inclk0 signal               ; SYSCLK                                ;
; Inclk1 signal               ; --                                    ;
+-----------------------------+---------------------------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; PLL Usage                                                                                                                                                                                            ;
+-----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
; Name                                    ; Output Clock ; Mult ; Div ; Output Frequency ; Phase Shift ; Delay ; Duty Cycle ; Counter ; Counter Delay ; Counter Value ; High / Low ; Initial ; VCO Tap ;
+-----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
; PLL:inst3|altpll:altpll_component|_clk0 ; clock0       ; 1    ; 3   ; 16.67 MHz        ; 0 (0 ps)    ; 0 ps  ; 50/50      ; G1      ; --            ; 30            ; 15/15 Even ; 1       ; 0       ;
+-----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; 3.3-V PCI           ; 10 pF ; 25 Ohm (Parallel)                  ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                                                                        ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                                                                                                                                                                                                                                                               ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |I2C_ALTERA                                                                                       ; 476 (1)     ; 380          ; 25600       ; 15   ; 0            ; 96 (1)       ; 105 (0)           ; 275 (0)          ; 83 (0)          ; |I2C_ALTERA                                                                                                                                                                                                                                                                                                       ;
;    |I2C:inst1|                                                                                    ; 54 (46)     ; 43           ; 0           ; 0    ; 0            ; 11 (9)       ; 9 (9)             ; 34 (28)          ; 5 (0)           ; |I2C_ALTERA|I2C:inst1                                                                                                                                                                                                                                                                                             ;
;       |div_by_n:div_by_x|                                                                         ; 8 (2)       ; 6            ; 0           ; 0    ; 0            ; 2 (1)        ; 0 (0)             ; 6 (1)            ; 5 (0)           ; |I2C_ALTERA|I2C:inst1|div_by_n:div_by_x                                                                                                                                                                                                                                                                           ;
;          |lpm_compare:$00002|                                                                     ; 1 (0)       ; 0            ; 0           ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|I2C:inst1|div_by_n:div_by_x|lpm_compare:$00002                                                                                                                                                                                                                                                        ;
;             |comptree:comparator|                                                                 ; 1 (0)       ; 0            ; 0           ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|I2C:inst1|div_by_n:div_by_x|lpm_compare:$00002|comptree:comparator                                                                                                                                                                                                                                    ;
;                |cmpchain:cmp_end|                                                                 ; 1 (0)       ; 0            ; 0           ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|I2C:inst1|div_by_n:div_by_x|lpm_compare:$00002|comptree:comparator|cmpchain:cmp_end                                                                                                                                                                                                                   ;
;                   |comptree:comp|                                                                 ; 1 (0)       ; 0            ; 0           ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|I2C:inst1|div_by_n:div_by_x|lpm_compare:$00002|comptree:comparator|cmpchain:cmp_end|comptree:comp                                                                                                                                                                                                     ;
;                      |comptree:sub_comptree|                                                      ; 1 (0)       ; 0            ; 0           ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|I2C:inst1|div_by_n:div_by_x|lpm_compare:$00002|comptree:comparator|cmpchain:cmp_end|comptree:comp|comptree:sub_comptree                                                                                                                                                                               ;
;                         |cmpchain:cmp_end|                                                        ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|I2C:inst1|div_by_n:div_by_x|lpm_compare:$00002|comptree:comparator|cmpchain:cmp_end|comptree:comp|comptree:sub_comptree|cmpchain:cmp_end                                                                                                                                                              ;
;          |lpm_counter:counter|                                                                    ; 5 (0)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (0)            ; 5 (0)           ; |I2C_ALTERA|I2C:inst1|div_by_n:div_by_x|lpm_counter:counter                                                                                                                                                                                                                                                       ;
;             |cntr_986:auto_generated|                                                      

⌨️ 快捷键说明

复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?