ex2.data
来自「[VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加」· DATA 代码 · 共 48 行
DATA
48 行
MODELDATA
MODELDATA_VERSION "v1998.8"
DESIGN "ex2";
/* port drive, load, max capacitance and max transition in data file */
PORTDATA
a: MAXTRANS(0.0);
s: MAXTRANS(0.0);
b: MAXTRANS(0.0);
y: MAXTRANS(0.0);
ENDPORTDATA
/* timing arc data */
TIMINGDATA
ARCDATA
a_y_delay:
CELL_RISE(scalar) {
VALUES("7.5");
}
CELL_FALL(scalar) {
VALUES("7.5");
}
ENDARCDATA
ARCDATA
s_y_delay:
CELL_RISE(scalar) {
VALUES("7.5");
}
CELL_FALL(scalar) {
VALUES("7.5");
}
ENDARCDATA
ARCDATA
b_y_delay:
CELL_RISE(scalar) {
VALUES("7.5");
}
CELL_FALL(scalar) {
VALUES("7.5");
}
ENDARCDATA
ENDTIMINGDATA
ENDMODELDATA
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?