📄 icpld.fit.rpt
字号:
; 168 ; 14 ; -- ; RESERVED ; ; ; ; ;
; 169 ; 13 ; -- ; RESERVED ; ; ; ; ;
; 170 ; 12 ; -- ; RESERVED ; ; ; ; ;
; 171 ; 11 ; -- ; RESERVED ; ; ; ; ;
; 172 ; 10 ; -- ; RESERVED ; ; ; ; ;
; 173 ; 9 ; -- ; RESERVED ; ; ; ; ;
; 174 ; 8 ; -- ; GND ; gnd ; ; ; ;
; 175 ; 7 ; -- ; RESERVED ; ; ; ; ;
; 176 ; 6 ; -- ; TDI ; input ; 3.3-V LVTTL ; ; N ;
; 177 ; 5 ; -- ; RESERVED ; ; ; ; ;
; 178 ; 4 ; -- ; RESERVED ; ; ; ; ;
; 179 ; 3 ; -- ; VCCINT ; power ; ; 3.3V ; ;
; 180 ; 2 ; -- ; GND ; gnd ; ; ; ;
; 181 ; 1 ; -- ; GND+ ; ; ; ; ;
; 182 ; 0 ; -- ; GND+ ; ; ; ; ;
; 183 ; 191 ; -- ; GND+ ; ; ; ; ;
; 184 ; 190 ; -- ; GND+ ; ; ; ; ;
; 185 ; 189 ; -- ; GND ; gnd ; ; ; ;
; 186 ; 188 ; -- ; VCCINT ; power ; ; 3.3V ; ;
; 187 ; 187 ; -- ; RESERVED ; ; ; ; ;
; 188 ; 186 ; -- ; RESERVED ; ; ; ; ;
; 189 ; 185 ; -- ; TDO ; output ; 3.3-V LVTTL ; ; N ;
; 190 ; 184 ; -- ; GND ; gnd ; ; ; ;
; 191 ; 183 ; -- ; VCCIO ; power ; ; 3.3V ; ;
; 192 ; 182 ; -- ; RESERVED ; ; ; ; ;
; 193 ; 181 ; -- ; RESERVED ; ; ; ; ;
; 194 ; 180 ; -- ; RESERVED ; ; ; ; ;
; 195 ; 179 ; -- ; RESERVED ; ; ; ; ;
; 196 ; 178 ; -- ; RESERVED ; ; ; ; ;
; 197 ; 177 ; -- ; RESERVED ; ; ; ; ;
; 198 ; 176 ; -- ; RESERVED ; ; ; ; ;
; 199 ; 175 ; -- ; RESERVED ; ; ; ; ;
; 200 ; 174 ; -- ; GND ; gnd ; ; ; ;
; 201 ; 173 ; -- ; RESERVED ; ; ; ; ;
; 202 ; 172 ; -- ; RESERVED ; ; ; ; ;
; 203 ; 171 ; -- ; RESERVED ; ; ; ; ;
; 204 ; 170 ; -- ; RESERVED ; ; ; ; ;
; 205 ; 169 ; -- ; RESERVED ; ; ; ; ;
; 206 ; 168 ; -- ; RESERVED ; ; ; ; ;
; 207 ; ; ; NC ; ; ; ; ;
; 208 ; ; ; NC ; ; ; ; ;
+----------+------------+----------+-------------------+--------+--------------+---------+-----------------+
+-----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; 3.3-V LVTTL ; 10 pF ; Not Available ;
; 3.3-V LVCMOS ; 10 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
; 2.5 V ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |icpld ; 73 ; 94 ; |icpld ;
+----------------------------+------------+------+---------------------+
+--------------------------------------+
; Non-Global High Fan-Out Signals ;
+----------------------------+---------+
; Name ; Fan-Out ;
+----------------------------+---------+
; SWITCH_MODE[1] ; 41 ;
; SWITCH_MODE[0] ; 41 ;
; SWITCH_MODE[2] ; 31 ;
; FPGA_WR ; 7 ;
; FPGA_RD ; 7 ;
; MCU_WR ; 3 ;
; MCU_RD ; 3 ;
; RAM_ADDR_LATCH_OE$latch~10 ; 2 ;
; FREGSEL_LATCH_OE~171 ; 1 ;
; FREGSEL_LATCH_OE~170 ; 1 ;
; FREGSEL_LATCH_OE~169 ; 1 ;
; MCU_SEL~182 ; 1 ;
; SWCLK ; 1 ;
; MCU_CLK ; 1 ;
; MCU_RST_CTRL ; 1 ;
; EXT_CLK ; 1 ;
; CPU_RST ; 1 ;
; MCU_CODE[3] ; 1 ;
; MCU_CODE[2] ; 1 ;
; MCU_CODE[1] ; 1 ;
; MCU_CODE[0] ; 1 ;
; RAM_DATA_SEL[3] ; 1 ;
; RAM_DATA_SEL[2] ; 1 ;
; RAM_DATA_SEL[1] ; 1 ;
; RAM_DATA_SEL[0] ; 1 ;
; RAM_ADDR_LATCH_OE$latch~23 ; 1 ;
; RAM_ADDR_LATCH_OE$latch~16 ; 1 ;
; FREGSEL_LATCH_OE~168 ; 1 ;
; FREGSEL_LATCH_OE~159 ; 1 ;
; FREGSEL_LATCH_OE~150 ; 1 ;
; FREGSEL_LATCH_OE~141 ; 1 ;
; FREGSEL_LATCH_OE~132 ; 1 ;
; FREGSEL_LATCH_OE~123 ; 1 ;
; FREGSEL_LATCH_OE~114 ; 1 ;
; FREGSEL_LATCH_OE~105 ; 1 ;
; MCU_SEL~181 ; 1 ;
; MCU_SEL~172 ; 1 ;
; MCU_SEL~163 ; 1 ;
; MCU_SEL~154 ; 1 ;
; FREGSEL_LATCH_OE~96 ; 1 ;
; ~VCC~9 ; 1 ;
; ~VCC~8 ; 1 ;
; ~VCC~7 ; 1 ;
; ~VCC~6 ; 1 ;
; ~VCC~5 ; 1 ;
; ~VCC~4 ; 1 ;
; ~VCC~3 ; 1 ;
; ~VCC~2 ; 1 ;
; ~VCC~1 ; 1 ;
; ~VCC~0 ; 1 ;
+----------------------------+---------+
+-----------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+------------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 46 / 576 ( 8 % ) ;
; PIAs ; 49 / 576 ( 9 % ) ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -