📄 main1.tan.rpt
字号:
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+-------------------------+-------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-------------------------+-------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[0] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[1] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[3] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[2] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[2] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[1] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[3] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save1[2] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save2[2] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save1[3] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save2[3] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save1[4] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save2[4] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save1[5] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save2[5] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save1[6] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; save2[6] ; dataout12_tmp[9] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[0] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[1] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[3] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[2] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[0] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[2] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[1] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[3] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec2[0] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec2[2] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec2[3] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec3[0] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec3[1] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[0] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[1] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[3] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; cnt[2] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[2] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[1] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 25.64 MHz ( period = 39.000 ns ) ; \pro2:sec1[3] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 34.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save1[2] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save2[2] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save1[3] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save2[3] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save1[4] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save2[4] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save1[5] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save2[5] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save1[6] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; save2[6] ; dataout12_tmp[10] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; \pro2:sec3[0] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; \pro2:sec3[1] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 26.32 MHz ( period = 38.000 ns ) ; \pro2:sec3[2] ; dataout12_tmp[11] ; clk ; clk ; None ; None ; 33.000 ns ;
; N/A ; 30.30 MHz ( period = 33.000 ns ) ; main1|State.state_bit_1 ; dataout12_tmp[3] ; clk ; clk ; None ; None ; 28.000 ns ;
; N/A ; 30.30 MHz ( period = 33.000 ns ) ; \pro2:change2 ; dataout12_tmp[3] ; clk ; clk ; None ; None ; 28.000 ns ;
; N/A ; 30.30 MHz ( period = 33.000 ns ) ; cnt[0] ; dataout12_tmp[3] ; clk ; clk ; None ; None ; 28.000 ns ;
; N/A ; 30.30 MHz ( period = 33.000 ns ) ; cnt[1] ; dataout12_tmp[3] ; clk ; clk ; None ; None ; 28.000 ns ;
; N/A ; 30.30 MHz ( period = 33.000 ns ) ; cnt[3] ; dataout12_tmp[3] ; clk ; clk ; None ; None ; 28.000 ns ;
; N/A ; 30.30 MHz ( period = 33.000 ns ) ; cnt[2] ; dataout12_tmp[3] ; clk ; clk ; None ; None ; 28.000 ns ;
; N/A ; 30.30 MHz ( period = 33.000 ns ) ; \pro2:sec1[0] ; dataout12_tmp[3] ; clk ; clk ; None ; None ; 28.000 ns ;
; N/A ; 30.30 MHz ( period = 33.000 ns ) ; \pro2:sec1[1] ; dataout12_tmp[3] ; clk ; clk ; None ; None ; 28.000 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -