📄 de2_lcm_test.pin
字号:
-- Copyright (C) 1991-2006 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.2V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- Bank 5: 3.3V
-- Bank 6: 3.3V
-- Bank 7: 3.3V
-- Bank 8: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor.
-- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry.
---------------------------------------------------------------------------------
Quartus II Version 6.0 Build 178 04/27/2006 SJ Full Version
CHIP "DE2_LCM_Test" ASSIGNED TO AN: EP2C35F672C6
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND : A2 : gnd : : : :
VCCIO3 : A3 : power : : 3.3V : 3 :
AUD_DACDAT : A4 : output : LVTTL : : 3 : Y
AUD_XCK : A5 : output : LVTTL : : 3 : Y
I2C_SCLK : A6 : output : LVTTL : : 3 : Y
VGA_HS : A7 : output : LVTTL : : 3 : Y
VGA_R[5] : A8 : output : LVTTL : : 3 : Y
VGA_G[1] : A9 : output : LVTTL : : 3 : Y
VGA_G[5] : A10 : output : LVTTL : : 3 : Y
VCCIO3 : A11 : power : : 3.3V : 3 :
GND : A12 : gnd : : : :
SW[9] : A13 : input : LVTTL : : 4 : Y
TCS : A14 : input : LVTTL : : 4 : Y
GND : A15 : gnd : : : :
VCCIO4 : A16 : power : : 3.3V : 4 :
ENET_DATA[5] : A17 : bidir : LVTTL : : 4 : Y
ENET_DATA[3] : A18 : bidir : LVTTL : : 4 : Y
ENET_DATA[13] : A19 : bidir : LVTTL : : 4 : Y
ENET_DATA[9] : A20 : bidir : LVTTL : : 4 : Y
ENET_CMD : A21 : output : LVTTL : : 4 : Y
ENET_RD_N : A22 : output : LVTTL : : 4 : Y
ENET_CS_N : A23 : output : LVTTL : : 4 : Y
VCCIO4 : A24 : power : : 3.3V : 4 :
GND : A25 : gnd : : : :
DRAM_DQ[2] : AA1 : bidir : LVTTL : : 1 : Y
DRAM_DQ[1] : AA2 : bidir : LVTTL : : 1 : Y
DRAM_DQ[12] : AA3 : bidir : LVTTL : : 1 : Y
DRAM_DQ[11] : AA4 : bidir : LVTTL : : 1 : Y
DRAM_DQ[15] : AA5 : bidir : LVTTL : : 1 : Y
DRAM_CKE : AA6 : output : LVTTL : : 1 : Y
DRAM_CLK : AA7 : output : LVTTL : : 1 : Y
VCCA_PLL1 : AA8 : power : : 1.2V : :
SRAM_DQ[3] : AA9 : bidir : LVTTL : : 8 : Y
SRAM_DQ[4] : AA10 : bidir : LVTTL : : 8 : Y
SRAM_DQ[6] : AA11 : bidir : LVTTL : : 8 : Y
RESERVED_INPUT : AA12 : : : : 8 :
LEDR[10] : AA13 : output : LVTTL : : 7 : Y
LEDR[8] : AA14 : output : LVTTL : : 7 : Y
FL_ADDR[19] : AA15 : output : LVTTL : : 7 : Y
FL_ADDR[7] : AA16 : output : LVTTL : : 7 : Y
FL_WE_N : AA17 : output : LVTTL : : 7 : Y
FL_RST_N : AA18 : output : LVTTL : : 7 : Y
VCCA_PLL4 : AA19 : power : : 1.2V : :
LEDG[6] : AA20 : output : LVTTL : : 7 : Y
GND_PLL4 : AA21 : gnd : : : :
VCCIO6 : AA22 : power : : 3.3V : 6 :
HEX1[5] : AA23 : output : LVTTL : : 6 : Y
HEX1[4] : AA24 : output : LVTTL : : 6 : Y
HEX3[1] : AA25 : output : LVTTL : : 6 : Y
HEX3[2] : AA26 : output : LVTTL : : 6 : Y
DRAM_DQ[10] : AB1 : bidir : LVTTL : : 1 : Y
DRAM_DQ[9] : AB2 : bidir : LVTTL : : 1 : Y
DRAM_CAS_N : AB3 : output : LVTTL : : 1 : Y
DRAM_RAS_N : AB4 : output : LVTTL : : 1 : Y
VCCIO1 : AB5 : power : : 3.3V : 1 :
VCCIO8 : AB6 : power : : 3.3V : 8 :
GND : AB7 : gnd : : : :
SRAM_ADDR[16] : AB8 : output : LVTTL : : 8 : Y
VCCIO8 : AB9 : power : : 3.3V : 8 :
SRAM_DQ[5] : AB10 : bidir : LVTTL : : 8 : Y
GND : AB11 : gnd : : : :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -