📄 cpu.fit.rpt
字号:
; 134 ; VCC_IO ; ;
; 135 ; p11 ; LVTTL/LVCMOS ;
; 136 ; p10 ; LVTTL/LVCMOS ;
; 137 ; pesudo_LED_drv ; LVTTL/LVCMOS ;
; 138 ; run_led_drv ; LVTTL/LVCMOS ;
; 139 ; GND_INT ; ;
; 140 ; rio_led_drv ; LVTTL/LVCMOS ;
; 141 ; ad_led_drv ; LVTTL/LVCMOS ;
; 142 ; cpu_led_drv ; LVTTL/LVCMOS ;
; 143 ; set_rx ; LVTTL/LVCMOS ;
; 144 ; SET_TX ; LVTTL/LVCMOS ;
+-------+---------------------+--------------+
+----------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals ;
+-----------------------------------------------------------------------+---------+---------+-----------------------------+--------------+
; Name ; Pin # ; Fan-Out ; Usage ; Global Usage ;
+-----------------------------------------------------------------------+---------+---------+-----------------------------+--------------+
; write_reg:u_read_write|reduce_nor~4 ; LC8_B6 ; 5 ; Clock enable ; Non-global ;
; write_reg:u_read_write|reduce_nor~3 ; LC1_B6 ; 8 ; Clock enable ; Non-global ;
; write_reg:u_read_write|reduce_nor~1 ; LC3_B6 ; 8 ; Clock enable ; Non-global ;
; write_reg:u_read_write|reduce_nor~5 ; LC2_B23 ; 1 ; Clock enable ; Non-global ;
; write_reg:u_read_write|reduce_nor~7 ; LC3_B23 ; 1 ; Clock enable ; Non-global ;
; write_reg:u_read_write|reduce_nor~6 ; LC5_B23 ; 1 ; Clock enable ; Non-global ;
; tx8:u_tx8|reduce_nor~1 ; LC6_C35 ; 9 ; Clock enable ; Non-global ;
; write_reg:u_read_write|reduce_nor~2 ; LC4_C33 ; 8 ; Clock enable ; Non-global ;
; do_adc:u_ad|reduce_nor~0 ; LC3_C30 ; 8 ; Clock enable ; Non-global ;
; write_reg:u_read_write|reduce_nor~0 ; LC4_C30 ; 5 ; Clock enable ; Non-global ;
; generate_int:u_int|reduce_nor~0 ; LC2_C30 ; 8 ; Clock enable ; Non-global ;
; ad[7]~8801 ; LC1_B9 ; 8 ; Output enable ; Non-global ;
; time_out:u_time_out|y7b_time_cnt~2 ; LC4_C15 ; 4 ; Async. clear ; Non-global ;
; time_out:u_time_out|setup_y7b_time_out_tag~47 ; LC1_C35 ; 1 ; Clock enable ; Non-global ;
; urgency_put_opt_in ; 110 ; 2 ; Clock ; Non-global ;
; ready_reset_opt_in ; 111 ; 2 ; Clock ; Non-global ;
; rst ; 122 ; 256 ; Async. clear / Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|stup_en_rx~0 ; LC3_F36 ; 1 ; Async. clear ; Non-global ;
; tx8:u_tx8|data_clk:u_data_clk|gen_clk~2 ; LC4_F6 ; 18 ; Async. clear ; Non-global ;
; tx8:u_tx8|process0~0 ; LC6_F6 ; 1 ; Async. clear ; Non-global ;
; generate_int:u_int|cnt_ready_reset_tag~0 ; LC3_F23 ; 7 ; Async. clear ; Non-global ;
; generate_int:u_int|setup_ready_reset_tag~0 ; LC5_F23 ; 1 ; Async. clear ; Non-global ;
; timer:U_TIMER|t_60min ; LC5_F13 ; 8 ; Clock ; Non-global ;
; do_adc:u_ad|setup_adc_tag~0 ; LC1_E30 ; 1 ; Async. clear ; Non-global ;
; do_adc:u_ad|sig_adc:u_sig_adc|gen_t_sig_adc_end_tag~0 ; LC2_E28 ; 2 ; Async. clear ; Non-global ;
; do_adc:u_ad|sig_adc:u_sig_adc|ad_data[7]~0 ; LC4_E28 ; 8 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|process0~0 ; LC2_E22 ; 9 ; Async. clear ; Non-global ;
; read_return_pre_set:u_rx_tx|setup_rst_rx~0 ; LC6_E22 ; 1 ; Async. clear ; Non-global ;
; do_adc:u_ad|t_sig_adc ; LC2_E21 ; 1 ; Clock ; Non-global ;
; time_out:u_time_out|sec1_time_cnt~0 ; LC6_C25 ; 12 ; Async. clear ; Non-global ;
; time_out:u_time_out|setup_sec1_time_out_tag~0 ; LC3_C25 ; 1 ; Async. clear ; Non-global ;
; time_out:u_time_out|y7b_time_cnt~0 ; LC5_C15 ; 13 ; Async. clear ; Non-global ;
; time_out:u_time_out|setup_y7b_time_out_tag~1 ; LC2_C15 ; 1 ; Async. clear ; Non-global ;
; rx8:u_rx8|process0~1 ; LC3_C18 ; 1 ; Async. clear ; Non-global ;
; rx8:u_rx8|data_clk:u_data_clk|gen_clk~0 ; LC6_C18 ; 16 ; Async. clear ; Non-global ;
; rx8:u_rx8|stup_en_rx~0 ; LC5_C18 ; 1 ; Async. clear ; Non-global ;
; timer:U_TIMER|t_60s ; LC5_B1 ; 8 ; Clock ; Non-global ;
; read_return_pre_set:u_rx_tx|tx16:u_tx|process1~2 ; LC8_B4 ; 18 ; Async. clear ; Non-global ;
; read_return_pre_set:u_rx_tx|tx16:u_tx|process0~0 ; LC3_B4 ; 1 ; Async. clear ; Non-global ;
; write_reg:u_read_write|process2~0 ; LC1_B28 ; 1 ; Async. clear ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|data_clk:u_data_clk|gen_clk~0 ; LC8_B27 ; 17 ; Async. clear ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|process0~0 ; LC1_B27 ; 1 ; Async. clear ; Non-global ;
; generate_int:u_int|cnt_urgency_put_tag~0 ; LC2_B10 ; 7 ; Async. clear ; Non-global ;
; generate_int:u_int|setup_urgency_put_tag~0 ; LC5_B10 ; 1 ; Async. clear ; Non-global ;
; iow ; 56 ; 66 ; Clock ; Pin ;
; time_out:u_time_out|sec1_time_cnt~2 ; LC2_C19 ; 3 ; Async. clear ; Non-global ;
; set_rx ; 143 ; 14 ; Clock ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|en_rx ; LC5_B33 ; 7 ; Clock ; Non-global ;
; ale ; 28 ; 8 ; Clock ; Non-global ;
; p12mhz ; 125 ; 137 ; Clock ; Pin ;
; gen_1mhz:u_p1mhz|P1MHz ; LC1_D10 ; 64 ; Clock ; Internal ;
; eoc_state ; 7 ; 1 ; Clock ; Non-global ;
; rxd ; 55 ; 8 ; Clock ; Pin ;
; rx8:u_rx8|en_rx ; LC2_C18 ; 11 ; Clock / Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|tx16:u_tx|data_clk:u_data_clk|data_clk ; LC6_B21 ; 7 ; Clock ; Non-global ;
; tx8:u_tx8|data_clk:u_data_clk|data_clk ; LC8_F2 ; 7 ; Clock ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|data_clk:u_data_clk|data_clk ; LC6_F25 ; 20 ; Clock ; Non-global ;
; read_return_pre_set:u_rx_tx|t_start_tx ; LC7_E22 ; 2 ; Clock ; Non-global ;
; gen_1mhz:u_p1mhz|p1khz ; LC1_C27 ; 50 ; Clock ; Non-global ;
; rx8:u_rx8|data_clk:u_data_clk|data_clk ; LC2_C11 ; 16 ; Clock ; Non-global ;
; read_return_pre_set:u_rx_tx|tx16:u_tx|reduce_nor~0 ; LC2_B36 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|tx16:u_tx|LessThan~76 ; LC2_B26 ; 5 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|tx16:u_tx|data_clk:u_data_clk|t_clk~0 ; LC1_B2 ; 1 ; Clock enable ; Non-global ;
; time_out:u_time_out|setup_sec1_time_out_tag~44 ; LC5_C25 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|process0~1 ; LC2_B27 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[8]~7 ; LC1_B26 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[10]~5 ; LC6_B28 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[4]~8 ; LC1_B34 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[15]~2 ; LC2_B34 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[13]~4 ; LC4_B34 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[14]~3 ; LC5_B34 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[9]~6 ; LC3_B30 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[3]~9 ; LC4_B30 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[1]~11 ; LC5_B30 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[0]~12 ; LC7_B30 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[16]~1 ; LC1_B33 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|reduce_nor~0 ; LC6_B33 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|t_data[17]~0 ; LC8_B33 ; 1 ; Clock enable ; Non-global ;
; do_adc:u_ad|setup_adc_tag~1 ; LC1_C30 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|en_rx_end~8 ; LC2_F36 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|rx_tag ; LC4_B27 ; 1 ; Clock ; Non-global ;
; rtl~1 ; LC3_B2 ; 6 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|tx16:u_tx|data_clk:u_data_clk|LessThan~40 ; LC2_B2 ; 11 ; Clock enable ; Non-global ;
; tx8:u_tx8|reduce_nor~2 ; LC1_F15 ; 1 ; Clock enable ; Non-global ;
; do_adc:u_ad|Mux~644 ; LC3_E25 ; 12 ; Clock enable ; Non-global ;
; do_adc:u_ad|Mux~645 ; LC6_E25 ; 12 ; Clock enable ; Non-global ;
; do_adc:u_ad|Mux~642 ; LC5_E25 ; 12 ; Clock enable ; Non-global ;
; do_adc:u_ad|Mux~643 ; LC7_E25 ; 12 ; Clock enable ; Non-global ;
; do_adc:u_ad|Mux~646 ; LC8_E25 ; 12 ; Clock enable ; Non-global ;
; do_adc:u_ad|Mux~647 ; LC4_E25 ; 12 ; Clock enable ; Non-global ;
; do_adc:u_ad|Mux~715 ; LC7_E36 ; 9 ; Clock enable ; Non-global ;
; do_adc:u_ad|sig_adc:u_sig_adc|ad_data[9]~1 ; LC1_F28 ; 4 ; Clock enable ; Non-global ;
; do_adc:u_ad|sig_adc:u_sig_adc|ad_charge_time[0]~77 ; LC2_F21 ; 1 ; Sync. load ; Non-global ;
; generate_int:u_int|LessThan~23 ; LC2_B7 ; 6 ; Clock enable ; Non-global ;
; generate_int:u_int|urgency_put_tag_end~9 ; LC1_B7 ; 1 ; Clock enable ; Non-global ;
; timer:U_TIMER|t_1s ; LC7_E13 ; 8 ; Clock ; Non-global ;
; generate_int:u_int|LessThan~47 ; LC3_F24 ; 6 ; Clock enable ; Non-global ;
; generate_int:u_int|ready_reset_tag_end~9 ; LC7_F24 ; 1 ; Clock enable ; Non-global ;
; tx8:u_tx8|data_clk:u_data_clk|t_clk~0 ; LC1_F8 ; 1 ; Clock enable ; Non-global ;
; timer:U_TIMER|LessThan~185 ; LC6_F1 ; 7 ; Clock enable ; Non-global ;
; rtl~8 ; LC4_F8 ; 6 ; Clock enable ; Non-global ;
; tx8:u_tx8|data_clk:u_data_clk|LessThan~40 ; LC3_F8 ; 11 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|data_clk:u_data_clk|LessThan~40 ; LC2_F25 ; 11 ; Clock enable ; Non-global ;
; rtl~15 ; LC5_F25 ; 6 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx16:u_rx|data_clk:u_data_clk|t_clk~0 ; LC3_F25 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|rx_cnt~51 ; LC1_E22 ; 6 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|t_start_tx~120 ; LC8_E22 ; 1 ; Clock enable ; Non-global ;
; read_return_pre_set:u_rx_tx|t_end_rst_rx~43 ; LC1_E29 ; 1 ; Clock enable ; Non-global ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -