⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 taxi.fit.rpt

📁 在Quatus下用VerilogHDL语言编写
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; 4                          ; 3              ;
; 5                          ; 2              ;
; 6                          ; 1              ;
; 7                          ; 0              ;
; 8                          ; 4              ;
; 9                          ; 1              ;
; 10                         ; 3              ;
; 11                         ; 5              ;
; 12                         ; 1              ;
; 13                         ; 0              ;
; 14                         ; 0              ;
; 15                         ; 0              ;
; 16                         ; 1              ;
+----------------------------+----------------+


+-----------------------------------------------------------------------------------------+
; Row Interconnect                                                                        ;
+------------------------------------------------------------------------------------------
; Row   ; Interconnect Used  ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+--------------------+-----------------------------+------------------------------+
;  A    ;  7 / 96 ( 7 % )    ;  21 / 48 ( 43 % )           ;  17 / 48 ( 35 % )            ;
;  B    ;  20 / 96 ( 20 % )  ;  29 / 48 ( 60 % )           ;  16 / 48 ( 33 % )            ;
;  C    ;  2 / 96 ( 2 % )    ;  10 / 48 ( 20 % )           ;  5 / 48 ( 10 % )             ;
; Total ;  29 / 288 ( 10 % ) ;  60 / 144 ( 41 % )          ;  38 / 144 ( 26 % )           ;
+-------+--------------------+-----------------------------+------------------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  1 / 24 ( 4 % )   ;
; 2     ;  1 / 24 ( 4 % )   ;
; 3     ;  4 / 24 ( 16 % )  ;
; 4     ;  1 / 24 ( 4 % )   ;
; 5     ;  0 / 24 ( 0 % )   ;
; 6     ;  4 / 24 ( 16 % )  ;
; 7     ;  1 / 24 ( 4 % )   ;
; 8     ;  1 / 24 ( 4 % )   ;
; 9     ;  1 / 24 ( 4 % )   ;
; 10    ;  2 / 24 ( 8 % )   ;
; 11    ;  2 / 24 ( 8 % )   ;
; 12    ;  2 / 24 ( 8 % )   ;
; 13    ;  1 / 24 ( 4 % )   ;
; 14    ;  5 / 24 ( 20 % )  ;
; 15    ;  1 / 24 ( 4 % )   ;
; 16    ;  1 / 24 ( 4 % )   ;
; 17    ;  1 / 24 ( 4 % )   ;
; 18    ;  1 / 24 ( 4 % )   ;
; 19    ;  1 / 24 ( 4 % )   ;
; 20    ;  2 / 24 ( 8 % )   ;
; 21    ;  1 / 24 ( 4 % )   ;
; 22    ;  0 / 24 ( 0 % )   ;
; 23    ;  0 / 24 ( 0 % )   ;
; 24    ;  0 / 24 ( 0 % )   ;
; Total ;  34 / 576 ( 5 % ) ;
+-------+-------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 24 ( 0 % )   ;
; Total ;  0 / 24 ( 0 % )   ;
+-------+-------------------+


+---------------------------------------------------+
; Fitter Resource Usage Summary                     ;
+----------------------------------------------------
; Resource                     ; Usage              ;
+------------------------------+--------------------+
; Logic cells                  ; 173 / 576 ( 30 % ) ;
; Registers                    ; 52 / 576 ( 9 % )   ;
; Logic cells in carry chains  ; 32                 ;
; User inserted logic cells    ; 0                  ;
; I/O pins                     ; 40 / 59 ( 67 % )   ;
;     -- Clock pins            ; 0                  ;
;     -- Dedicated input pins  ; 0 / 4 ( 0 % )      ;
; Global signals               ; 0                  ;
; EABs                         ; 0 / 3 ( 0 % )      ;
; Total memory bits            ; 0 / 12,288 ( 0 % ) ;
; Total RAM block bits         ; 0 / 12,288 ( 0 % ) ;
; Maximum fan-out node         ; f64                ;
; Maximum fan-out              ; 52                 ;
; Total fan-out                ; 612                ;
; Average fan-out              ; 2.87               ;
+------------------------------+--------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                           ;
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Compilation Hierarchy Node             ; Logic Cells ; Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                             ;
+----------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------+
; |taxi                                  ; 173 (144)   ; 52        ; 0           ; 40   ; 121 (104)    ; 5 (5)             ; 47 (35)          ; 32 (3)          ; |taxi                                                           ;
;    |lpm_add_sub:i_rtl_3|               ; 3 (0)       ; 0         ; 0           ; 0    ; 3 (0)        ; 0 (0)             ; 0 (0)            ; 3 (0)           ; |taxi|lpm_add_sub:i_rtl_3                                       ;
;       |addcore:adder|                  ; 3 (1)       ; 0         ; 0           ; 0    ; 3 (1)        ; 0 (0)             ; 0 (0)            ; 3 (1)           ; |taxi|lpm_add_sub:i_rtl_3|addcore:adder                         ;
;          |a_csnbuffer:result_node|     ; 2 (2)       ; 0         ; 0           ; 0    ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 2 (2)           ; |taxi|lpm_add_sub:i_rtl_3|addcore:adder|a_csnbuffer:result_node ;
;    |lpm_add_sub:i_rtl_4|               ; 7 (0)       ; 0         ; 0           ; 0    ; 7 (0)        ; 0 (0)             ; 0 (0)            ; 7 (0)           ; |taxi|lpm_add_sub:i_rtl_4                                       ;
;       |addcore:adder|                  ; 7 (1)       ; 0         ; 0           ; 0    ; 7 (1)        ; 0 (0)             ; 0 (0)            ; 7 (1)           ; |taxi|lpm_add_sub:i_rtl_4|addcore:adder                         ;
;          |a_csnbuffer:result_node|     ; 6 (6)       ; 0         ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; |taxi|lpm_add_sub:i_rtl_4|addcore:adder|a_csnbuffer:result_node ;
;    |lpm_add_sub:i_rtl_5|               ; 7 (0)       ; 0         ; 0           ; 0    ; 7 (0)        ; 0 (0)             ; 0 (0)            ; 7 (0)           ; |taxi|lpm_add_sub:i_rtl_5                                       ;
;       |addcore:adder|                  ; 7 (1)       ; 0         ; 0           ; 0    ; 7 (1)        ; 0 (0)             ; 0 (0)            ; 7 (1)           ; |taxi|lpm_add_sub:i_rtl_5|addcore:adder                         ;
;          |a_csnbuffer:result_node|     ; 6 (6)       ; 0         ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; |taxi|lpm_add_sub:i_rtl_5|addcore:adder|a_csnbuffer:result_node ;
;    |lpm_counter:cha3_rtl_0|            ; 4 (0)       ; 4         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |taxi|lpm_counter:cha3_rtl_0                                    ;
;       |alt_counter_f10ke:wysi_counter| ; 4 (4)       ; 4         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 4 (4)           ; |taxi|lpm_counter:cha3_rtl_0|alt_counter_f10ke:wysi_counter     ;
;    |lpm_counter:km1_rtl_1|             ; 4 (0)       ; 4         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |taxi|lpm_counter:km1_rtl_1                                     ;
;       |alt_counter_f10ke:wysi_counter| ; 4 (4)       ; 4         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 4 (4)           ; |taxi|lpm_counter:km1_rtl_1|alt_counter_f10ke:wysi_counter      ;
;    |lpm_counter:min1_rtl_2|            ; 4 (0)       ; 4         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |taxi|lpm_counter:min1_rtl_2                                    ;
;       |alt_counter_f10ke:wysi_counter| ; 4 (4)       ; 4         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 4 (4)           ; |taxi|lpm_counter:min1_rtl_2|alt_counter_f10ke:wysi_counter     ;
+----------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------+


+--------------------------------------+
; Delay Chain Summary                  ;
+---------------------------------------
; Name        ; Pin Type ; Pad to Core ;
+-------------+----------+-------------+
; reset       ; Input    ; OFF         ;
; f64         ; Input    ; OFF         ;
; drive       ; Input    ; OFF         ;
; start       ; Input    ; OFF         ;
; cha3[3]     ; Output   ; OFF         ;
; cha3[2]     ; Output   ; OFF         ;
; cha3[1]     ; Output   ; OFF         ;
; cha3[0]     ; Output   ; OFF         ;
; cha2[3]     ; Output   ; OFF         ;
; cha2[2]     ; Output   ; OFF         ;
; cha2[1]     ; Output   ; OFF         ;
; cha2[0]     ; Output   ; OFF         ;
; cha1[3]     ; Output   ; OFF         ;
; cha1[2]     ; Output   ; OFF         ;
; cha1[1]     ; Output   ; OFF         ;
; cha1[0]     ; Output   ; OFF         ;
; cha0[3]     ; Output   ; OFF         ;
; cha0[2]     ; Output   ; OFF         ;
; cha0[1]     ; Output   ; OFF         ;
; cha0[0]     ; Output   ; OFF         ;
; km1[3]      ; Output   ; OFF         ;
; km1[2]      ; Output   ; OFF         ;
; km1[1]      ; Output   ; OFF         ;
; km1[0]      ; Output   ; OFF         ;
; km0[3]      ; Output   ; OFF         ;
; km0[2]      ; Output   ; OFF         ;
; km0[1]      ; Output   ; OFF         ;
; km0[0]      ; Output   ; OFF         ;
; min1[3]     ; Output   ; OFF         ;
; min1[2]     ; Output   ; OFF         ;
; min1[1]     ; Output   ; OFF         ;
; min1[0]     ; Output   ; OFF         ;
; min0[3]     ; Output   ; OFF         ;
; min0[2]     ; Output   ; OFF         ;
; min0[1]     ; Output   ; OFF         ;
; min0[0]     ; Output   ; OFF         ;
; flagmile[1] ; Output   ; OFF         ;
; flagmile[0] ; Output   ; OFF         ;
; flagmin[1]  ; Output   ; OFF         ;
; flagmin[0]  ; Output   ; OFF         ;
+-------------+----------+-------------+


+---------------+
; Pin-Out File  ;
+---------------+
The pin-out file can be found in E:/my taxi/taxi.pin.


+------------------+
; Fitter Messages  ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.0 Build 190 1/28/2004 SJ Full Version
    Info: Processing started: Mon Jul 02 11:18:41 2007
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off taxi -c taxi
Info: Selected device EPF10K10LC84-4 for design taxi
Info: Timing requirements not specified -- optimizing all clocks equally to maximize operation frequency
Info: Inserted 5 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Mon Jul 02 2007 at 11:18:43
Info: Fitter placement preparation operations beginning
Info: Inserted logic cell to avoid no fit
Info: Inserted logic cell to avoid no fit
Info: Inserted logic cell to avoid no fit
Info: Inserted logic cell to avoid no fit
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Started fitting attempt 2 on Mon Jul 02 2007 at 11:18:45
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time = 3 seconds
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time = 0 seconds
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Mon Jul 02 11:18:52 2007
    Info: Elapsed time: 00:00:10


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -