⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fft.pin

📁 关于FFT实现的Verilog代码
💻 PIN
📖 第 1 页 / 共 5 页
字号:
 -- Copyright (C) 1991-2003 Altera Corporation
 -- Any  megafunction  design,  and related netlist (encrypted  or  decrypted),
 -- support information,  device programming or simulation file,  and any other
 -- associated  documentation or information  provided by  Altera  or a partner
 -- under  Altera's   Megafunction   Partnership   Program  may  be  used  only
 -- to program  PLD  devices (but not masked  PLD  devices) from  Altera.   Any
 -- other  use  of such  megafunction  design,  netlist,  support  information,
 -- device programming or simulation file,  or any other  related documentation
 -- or information  is prohibited  for  any  other purpose,  including, but not
 -- limited to  modification,  reverse engineering,  de-compiling, or use  with
 -- any other  silicon devices,  unless such use is  explicitly  licensed under
 -- a separate agreement with  Altera  or a megafunction partner.  Title to the
 -- intellectual property,  including patents,  copyrights,  trademarks,  trade
 -- secrets,  or maskworks,  embodied in any such megafunction design, netlist,
 -- support  information,  device programming or simulation file,  or any other
 -- related documentation or information provided by  Altera  or a megafunction
 -- partner, remains with Altera, the megafunction partner, or their respective
 -- licensors. No other licenses, including any licenses needed under any third
 -- party's intellectual property, are provided herein.
 ---------------------------------------------------------------------------------



 ---------------------------------------------------------------------------------
 -- NC            : No Connect. This pin has no internal connection to the device.
 -- VCCINT        : Dedicated power pin, which MUST be connected to VCC  (1.5V).
 -- VCCIO         : Dedicated power pin, which MUST be connected to VCC
 --                 of its bank.
 --					Bank 1:		3.3V
 --					Bank 2:		3.3V
 --					Bank 3:		3.3V
 --					Bank 4:		3.3V
 --					Bank 5:		3.3V
 --					Bank 6:		3.3V
 --					Bank 7:		3.3V
 --					Bank 8:		3.3V
 --					Bank 9:		3.3V
 --					Bank 10:	3.3V
 --					Bank 11:	3.3V
 --					Bank 12:	3.3V
 -- GND           : Dedicated ground pin, which MUST be connected to GND.
 -- GND+          : Unused input. This pin should be connected to GND. It may also
 --           	    be connected  to a  valid signal  on the board  (low, high, or
 --           	    toggling)  if that signal is required for a different revision
 --           	    of the design.
 -- GND*          : Unused  I/O  pin.   This pin can either be left unconnected or
 --           	    connected to GND.  Connecting this pin to GND will improve the
 --           	    device's immunity to noise.
 ---------------------------------------------------------------------------------

Quartus II Version 3.0 Build 199 06/26/2003 SJ Full Version
CHIP  "fft"  ASSIGNED TO AN: EP1S10B672C6

Pin Name/Usage               : Location  : Dir.   : I/O Standard      : Voltage : I/O Bank  : User Assignment
-------------------------------------------------------------------------------------------------------------
GND                          : A2        : gnd    :                   :         : 1         :                
out2_im[3]                   : A3        : output : LVTTL             :         : 3         : N              
VCCIO3                       : A4        : power  :                   : 3.3V    : 3         :                
x1_im[4]                     : A5        : input  : LVTTL             :         : 3         : N              
out2_im1[4]                  : A6        : output : LVTTL             :         : 3         : N              
out2_im[1]                   : A7        : output : LVTTL             :         : 3         : N              
out2_im[4]                   : A8        : output : LVTTL             :         : 3         : N              
out2_im[0]                   : A9        : output : LVTTL             :         : 3         : N              
out1_im1[4]                  : A10       : output : LVTTL             :         : 3         : N              
VCCIO3                       : A11       : power  :                   : 3.3V    : 3         :                
out_im[10]                   : A12       : output : LVTTL             :         : 3         : N              
GND                          : A13       : gnd    :                   :         : 1         :                
GND                          : A14       : gnd    :                   :         : 1         :                
x2_re[0]                     : A15       : input  : LVTTL             :         : 4         : N              
VCCIO4                       : A16       : power  :                   : 3.3V    : 4         :                
x2_re[3]                     : A17       : input  : LVTTL             :         : 4         : N              
NC                           : A18       :        :                   :         : 1         :                
x2_im[3]                     : A19       : input  : LVTTL             :         : 4         : N              
out3[1]                      : A20       : output : LVTTL             :         : 4         : N              
out4[5]                      : A21       : output : LVTTL             :         : 4         : N              
out4[12]                     : A22       : output : LVTTL             :         : 4         : N              
VCCIO4                       : A23       : power  :                   : 3.3V    : 4         :                
out4[9]                      : A24       : output : LVTTL             :         : 4         : N              
GND                          : A25       : gnd    :                   :         : 1         :                
GND*                         : AA1       :        :                   :         : 1         :                
GND*                         : AA2       :        :                   :         : 1         :                
GND*                         : AA3       :        :                   :         : 1         :                
GND*                         : AA4       :        :                   :         : 1         :                
GND*                         : AA5       :        :                   :         : 1         :                
GND*                         : AA6       :        :                   :         : 1         :                
GND*                         : AA7       :        :                   :         : 8         :                
GND*                         : AA8       :        :                   :         : 8         :                
GND*                         : AA9       :        :                   :         : 8         :                
out1_re[4]                   : AA10      : output : LVTTL             :         : 8         : N              
out1_re1[2]                  : AA11      : output : LVTTL             :         : 8         : N              
out1_re[5]                   : AA12      : output : LVTTL             :         : 11        : N              
out1_re1[1]                  : AA13      : output : LVTTL             :         : 11        : N              
out1_re1[6]                  : AA14      : output : LVTTL             :         : 11        : N              
nIO_PULLUP                   : AA15      :        :                   :         : 7         :                
NC                           : AA16      :        :                   :         : 1         :                
out2_re[3]                   : AA17      : output : LVTTL             :         : 7         : N              
out2_re1[7]                  : AA18      : output : LVTTL             :         : 7         : N              
out_re[8]                    : AA19      : output : LVTTL             :         : 7         : N              
out_re[11]                   : AA20      : output : LVTTL             :         : 7         : N              
GND*                         : AA21      :        :                   :         : 7         :                
out1[9]                      : AA22      : output : LVTTL             :         : 6         : N              
out2[9]                      : AA23      : output : LVTTL             :         : 6         : N              
GND*                         : AA24      :        :                   :         : 6         :                
GND*                         : AA25      :        :                   :         : 6         :                
GND*                         : AA26      :        :                   :         : 6         :                
NC                           : AB1       :        :                   :         : 1         :                
NC                           : AB2       :        :                   :         : 1         :                
GND*                         : AB3       :        :                   :         : 1         :                
GND*                         : AB4       :        :                   :         : 1         :                
GND*                         : AB5       :        :                   :         : 8         :                
NC                           : AB6       :        :                   :         : 1         :                
GND*                         : AB7       :        :                   :         : 8         :                
NC                           : AB8       :        :                   :         : 1         :                
GND*                         : AB9       :        :                   :         : 8         :                
GND*                         : AB10      :        :                   :         : 8         :                
out1_re1[5]                  : AB11      : output : LVTTL             :         : 8         : N              
out1_re1[4]                  : AB12      : output : LVTTL             :         : 11        : N              
out1_re[0]                   : AB13      : output : LVTTL             :         : 11        : N              
out1_re[6]                   : AB14      : output : LVTTL             :         : 11        : N              
GND                          : AB15      :        :                   :         : 7         :                
out2_re1[1]                  : AB16      : output : LVTTL             :         : 7         : N              
out_re[9]                    : AB17      : output : LVTTL             :         : 7         : N              
GND                          : AB18      :        :                   :         : 7         :                
out2[8]                      : AB19      : output : LVTTL             :         : 7         : N              

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -