📄 fft.tan.rpt
字号:
; fft.psf ; ; ; Run All Timing Analyses ; Off ;
; fft.psf ; ; ; Ignore user-defined clock settings ; Off ;
; fft.psf ; ; ; Default hold multicycle ; Same As Multicycle ;
; fft.psf ; ; ; Cut off feedback from I/O pins ; On ;
; fft.psf ; ; ; Cut off clear and preset signal paths ; On ;
; fft.psf ; ; ; Cut off read during write signal paths ; On ;
; fft.psf ; ; ; Cut paths between unrelated clock domains ; On ;
; fft.psf ; ; ; Run Minimum Analysis ; On ;
; fft.psf ; ; ; Use Minimum Timing Models ; Off ;
; fft.psf ; ; ; Number of paths to report ; 200 ;
; fft.psf ; ; ; Number of destination nodes to report ; 10 ;
; fft.psf ; ; ; Number of source nodes to report per destination node ; 10 ;
; fft.psf ; ; ; Maximum Strongly Connected Component loop size ; 50 ;
; ; ; ; Device name ; EP1S10B672C6 ;
--------------------------------------------------------------------------------------------------------------------------------------------
-----------------------------------------------------------------------------------------------------
; Timing Analyzer Summary ;
-----------------------------------------------------------------------------------------------------
; Type ; Slack ; Required Time ; Actual Time ; Source Name ; Destination Name ;
-----------------------------------------------------------------------------------------------------
; Worst-case tsu ; N/A ; None ; 12.719 ns ; w_re[2] ; out2_re[5]~reg0 ;
; Worst-case tco ; N/A ; None ; 7.862 ns ; out2_re[5]~reg0 ; out2_re[5] ;
; Worst-case tpd ; N/A ; None ; 20.213 ns ; w_re[2] ; out2_re1[5] ;
; Worst-case th ; N/A ; None ; 0.466 ns ; x1_re[7] ; out2_re[7]~reg0 ;
; Worst-case minimum tco ; N/A ; None ; 7.204 ns ; out2_im[6]~reg0 ; out2_im[6] ;
; Worst-case minimum tpd ; N/A ; None ; 6.518 ns ; x1_im[6] ; out2_im1[6] ;
-----------------------------------------------------------------------------------------------------
-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; tsu ;
-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Slack ; Required tsu ; Actual tsu ; Source Name ; Destination Name ; Destination Clock Name ;
-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; N/A ; None ; 12.719 ns ; w_re[2] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.719 ns ; w_re[2] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.719 ns ; w_re[2] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.717 ns ; w_re[3] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.717 ns ; w_re[3] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.717 ns ; w_re[3] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.639 ns ; x2_re[4] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.639 ns ; x2_re[4] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.639 ns ; x2_re[4] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.605 ns ; x2_re[1] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.605 ns ; x2_re[1] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.605 ns ; x2_re[1] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.604 ns ; x2_im[2] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.604 ns ; x2_im[2] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.604 ns ; x2_im[2] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.585 ns ; w_im[4] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.585 ns ; w_im[4] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.585 ns ; w_im[4] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.572 ns ; w_re[2] ; out2_re[4]~reg0 ; clk ;
; N/A ; None ; 12.570 ns ; w_re[3] ; out2_re[4]~reg0 ; clk ;
; N/A ; None ; 12.539 ns ; x2_re[5] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.539 ns ; x2_re[5] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.539 ns ; x2_re[5] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.532 ns ; w_re[0] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.532 ns ; w_re[0] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.532 ns ; w_re[0] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.514 ns ; x2_im[5] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.514 ns ; x2_im[5] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.514 ns ; x2_im[5] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.503 ns ; x2_re[0] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.503 ns ; x2_re[0] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.503 ns ; x2_re[0] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.492 ns ; x2_re[4] ; out2_re[4]~reg0 ; clk ;
; N/A ; None ; 12.481 ns ; w_im[5] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.481 ns ; w_im[5] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.481 ns ; w_im[5] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.462 ns ; w_im[2] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.462 ns ; w_im[2] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.462 ns ; w_im[2] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.458 ns ; x2_re[1] ; out2_re[4]~reg0 ; clk ;
; N/A ; None ; 12.457 ns ; w_re[4] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.457 ns ; w_re[4] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.457 ns ; w_re[4] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.457 ns ; x2_im[2] ; out2_re[4]~reg0 ; clk ;
; N/A ; None ; 12.447 ns ; w_im[1] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.447 ns ; w_im[1] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.447 ns ; w_im[1] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.438 ns ; w_im[4] ; out2_re[4]~reg0 ; clk ;
; N/A ; None ; 12.434 ns ; w_im[3] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.434 ns ; w_im[3] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.434 ns ; w_im[3] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.433 ns ; w_re[5] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.433 ns ; w_re[5] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.433 ns ; w_re[5] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.429 ns ; w_re[7] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.429 ns ; w_re[7] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.429 ns ; w_re[7] ; out2_re[5]~reg0 ; clk ;
; N/A ; None ; 12.392 ns ; x2_re[5] ; out2_re[4]~reg0 ; clk ;
; N/A ; None ; 12.385 ns ; w_re[0] ; out2_re[4]~reg0 ; clk ;
; N/A ; None ; 12.381 ns ; w_im[7] ; out2_re[7]~reg0 ; clk ;
; N/A ; None ; 12.381 ns ; w_im[7] ; out2_re[6]~reg0 ; clk ;
; N/A ; None ; 12.381 ns ; w_im[7] ; out2_re[5]~reg0 ; clk ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -