📄 sinsignal.tan.rpt
字号:
; Cut Timing Path ; On ; ; EPEO2888_3 ; MDCK2395 ;
; Cut Timing Path ; On ; ; EPEO2888_4 ; MDCK2395 ;
; Cut Timing Path ; On ; ; EPEO2888_5 ; MDCK2395 ;
; Cut Timing Path ; On ; ; EPEO2888_6 ; MDCK2395 ;
; Cut Timing Path ; On ; ; EPEO2888_7 ; MDCK2395 ;
; Cut Timing Path ; On ; ; lcell:LJMV0916_0 ; MDCK2395 ;
; Cut Timing Path ; On ; ; lcell:WCRO7487_0 ; MDCK2395 ;
+-------------------------------------------------------+--------------------+------+------------------+-------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+--------------------------------------------+--------------------+------------+------------------+---------------+--------------+----------+-----------------------+---------------------+-----------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+--------------------------------------------+--------------------+------------+------------------+---------------+--------------+----------+-----------------------+---------------------+-----------+--------------+
; altpll1:inst|altpll:altpll_component|_clk0 ; ; PLL output ; 100.0 MHz ; 0.000 ns ; 0.000 ns ; clkin ; 2 ; 1 ; -2.358 ns ; ;
; altpll1:inst|altpll:altpll_component|_clk1 ; ; PLL output ; 10.0 MHz ; 0.000 ns ; 0.000 ns ; clkin ; 1 ; 5 ; -2.358 ns ; ;
; clkin ; ; User Pin ; 50.0 MHz ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; altera_internal_jtag~UPDATEUSER ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; altera_internal_jtag~TCKUTAP ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; altera_internal_jtag~CLKDRUSER ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+--------------------------------------------+--------------------+------------+------------------+---------------+--------------+----------+-----------------------+---------------------+-----------+--------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'altpll1:inst|altpll:altpll_component|_clk0' ;
+-----------------------------------------+-----------------------------------------------------+---------------------------------------------------------------------------------------------+------------------------------------------------------------------------------+--------------------------------------------+--------------------------------------------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------------------------------------------------------------------------------------+------------------------------------------------------------------------------+--------------------------------------------+--------------------------------------------+-----------------------------+---------------------------+-------------------------+
; -1.391 ns ; None ; addcon:inst1|dataa[1] ; addcon:inst1|dataout[1] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.880 ns ;
; -1.357 ns ; None ; addcon:inst1|dataa[4] ; addcon:inst1|dataout[4] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.846 ns ;
; -1.072 ns ; None ; addcon:inst1|dataa[15] ; addcon:inst1|dataout[15] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.561 ns ;
; -1.072 ns ; None ; addcon:inst1|dataa[16] ; addcon:inst1|dataout[16] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.561 ns ;
; -1.068 ns ; None ; addcon:inst1|dataa[2] ; addcon:inst1|dataout[2] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.557 ns ;
; -1.066 ns ; None ; addcon:inst1|dataa[20] ; addcon:inst1|dataout[20] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.555 ns ;
; -1.065 ns ; None ; addcon:inst1|dataa[25] ; addcon:inst1|dataout[25] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.554 ns ;
; -1.064 ns ; None ; addcon:inst1|dataa[3] ; addcon:inst1|dataout[3] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.553 ns ;
; -1.064 ns ; None ; addcon:inst1|dataa[23] ; addcon:inst1|dataout[23] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.553 ns ;
; -1.062 ns ; None ; addcon:inst1|dataa[9] ; addcon:inst1|dataout[9] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.551 ns ;
; -1.062 ns ; None ; addcon:inst1|dataa[13] ; addcon:inst1|dataout[13] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.551 ns ;
; -1.061 ns ; None ; addcon:inst1|dataa[21] ; addcon:inst1|dataout[21] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.550 ns ;
; -1.061 ns ; None ; addcon:inst1|dataa[24] ; addcon:inst1|dataout[24] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.550 ns ;
; -1.060 ns ; None ; addcon:inst1|dataa[17] ; addcon:inst1|dataout[17] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.549 ns ;
; -1.059 ns ; None ; addcon:inst1|dataa[6] ; addcon:inst1|dataout[6] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.548 ns ;
; -1.058 ns ; None ; addcon:inst1|dataa[27] ; addcon:inst1|dataout[27] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.547 ns ;
; -1.058 ns ; None ; addcon:inst1|dataa[26] ; addcon:inst1|dataout[26] ; altpll1:inst|altpll:altpll_component|_clk1 ; altpll1:inst|altpll:altpll_component|_clk0 ; 10.000 ns ; -0.511 ns ; 0.547 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -