clk_div_phase.plg
来自「《设计与验证Verilog HDL》光盘内容」· PLG 代码 · 共 12 行
PLG
12 行
@P: Worst Slack : -0.332
@P: clk_div_phase|clk_200M - Estimated Frequency : 452.4 MHz
@P: clk_div_phase|clk_200M - Requested Frequency : 532.3 MHz
@P: clk_div_phase|clk_200M - Estimated Period : 2.210
@P: clk_div_phase|clk_200M - Requested Period : 1.879
@P: clk_div_phase|clk_200M - Slack : -0.332
@P: clk_div_phase Part : xc3s50tq144-4
@P: clk_div_phase I/O primitives : 4
@P: clk_div_phase I/O Register bits : 0
@P: clk_div_phase Register bits (Non I/O) : 6 (0%)
@P: clk_div_phase Total Luts : 5 (0%)
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?