⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 uart.fit.rpt

📁 vhdl书写uart代码,经验证功能非常的全.
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 61       ; 49         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 62       ; 50         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 63       ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 64       ; 51         ; 2        ; send_bus[3]    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
; 65       ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 66       ; 52         ; 2        ; recv_bus[2]    ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
; 67       ; 53         ; 2        ; send_bus[7]    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
; 68       ; 54         ; 2        ; recv_bus[4]    ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
; 69       ; 55         ; 2        ; send_bus[2]    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
; 70       ; 56         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 71       ; 57         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 72       ; 58         ; 2        ; send           ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
; 73       ; 59         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 74       ; 60         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 75       ; 61         ; 2        ; send_bus[5]    ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 76       ; 62         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 77       ; 63         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 78       ; 64         ; 2        ; error          ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 79       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 81       ; 65         ; 2        ; recv_bus[7]    ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 82       ; 66         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 83       ; 67         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 84       ; 68         ; 2        ; recv_bus[5]    ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 85       ; 69         ; 2        ; recv_bus[1]    ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 86       ; 70         ; 2        ; recv_bus[6]    ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 87       ; 71         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 88       ; 72         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 89       ; 73         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 90       ; 74         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 91       ; 75         ; 2        ; send_over      ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 92       ; 76         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 93       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 94       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 95       ; 77         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 96       ; 78         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 97       ; 79         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 98       ; 80         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 99       ; 81         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 100      ; 82         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; 3.3-V LVTTL                ; 10 pF ; Not Available          ;
; 3.3-V LVCMOS               ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                    ;
+--------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+--------------+
; Compilation Hierarchy Node     ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                 ; Library Name ;
+--------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+--------------+
; |uart_top                      ; 178 (0)     ; 91           ; 0          ; 24   ; 0            ; 87 (0)       ; 29 (0)            ; 62 (0)           ; 48 (0)          ; 9 (0)      ; |uart_top                           ; work         ;
;    |baudrate_generator:U_BG|   ; 45 (45)     ; 18           ; 0          ; 0    ; 0            ; 27 (27)      ; 0 (0)             ; 18 (18)          ; 16 (16)         ; 0 (0)      ; |uart_top|baudrate_generator:U_BG   ; work         ;
;    |counter:U_Counter|         ; 67 (67)     ; 33           ; 0          ; 0    ; 0            ; 34 (34)      ; 20 (20)           ; 13 (13)          ; 32 (32)         ; 8 (8)      ; |uart_top|counter:U_Counter         ; work         ;
;    |detector:U_Detector|       ; 2 (2)       ; 2            ; 0          ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 2 (2)            ; 0 (0)           ; 0 (0)      ; |uart_top|detector:U_Detector       ; work         ;
;    |shift_register:U_SR|       ; 11 (11)     ; 11           ; 0          ; 0    ; 0            ; 0 (0)        ; 9 (9)             ; 2 (2)            ; 0 (0)           ; 0 (0)      ; |uart_top|shift_register:U_SR       ; work         ;
;    |switch:U_CounterClkSwitch| ; 1 (1)       ; 0            ; 0          ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |uart_top|switch:U_CounterClkSwitch ; work         ;
;    |switch:U_SISwitch|         ; 5 (5)       ; 0            ; 0          ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |uart_top|switch:U_SISwitch         ; work         ;
;    |switch:U_SRClkSwitch|      ; 1 (1)       ; 0            ; 0          ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |uart_top|switch:U_SRClkSwitch      ; work         ;
;    |switch:U_TXDSwitch|        ; 0 (0)       ; 0            ; 0          ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 1 (1)      ; |uart_top|switch:U_TXDSwitch        ; work         ;
;    |uart_core:U_Core|          ; 46 (46)     ; 27           ; 0          ; 0    ; 0            ; 19 (19)      ; 0 (0)             ; 27 (27)          ; 0 (0)           ; 0 (0)      ; |uart_top|uart_core:U_Core          ; work         ;
+--------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------+
; Delay Chain Summary                    ;
+-------------+----------+---------------+
; Name        ; Pin Type ; Pad to Core 0 ;
+-------------+----------+---------------+
; clk         ; Input    ; 0             ;
; reset_n     ; Input    ; 1             ;
; send        ; Input    ; 0             ;
; RxD         ; Input    ; 0             ;
; send_bus[5] ; Input    ; 1             ;
; send_bus[4] ; Input    ; 1             ;
; send_bus[3] ; Input    ; 1             ;
; send_bus[6] ; Input    ; 1             ;
; send_bus[0] ; Input    ; 1             ;
; send_bus[7] ; Input    ; 1             ;
; send_bus[2] ; Input    ; 1             ;
; send_bus[1] ; Input    ; 1             ;
; send_over   ; Output   ; --            ;
; error       ; Output   ; --            ;
; recv        ; Output   ; --            ;
; recv_bus[0] ; Output   ; --            ;
; recv_bus[1] ; Output   ; --            ;
; recv_bus[2] ; Output   ; --            ;
; recv_bus[3] ; Output   ; --            ;
; recv_bus[4] ; Output   ; --            ;
; recv_bus[5] ; Output   ; --            ;
; recv_bus[6] ; Output   ; --            ;
; recv_bus[7] ; Output   ; --            ;
; TxD         ; Output   ; --            ;
+-------------+----------+---------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                                       ;
+----------------------------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+
; Name                             ; Location    ; Fan-Out ; Usage                                   ; Global ; Global Resource Used ; Global Line Name ;
+----------------------------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+
; clk                              ; PIN_14      ; 49      ; Clock                                   ; yes    ; Global Clock         ; GCLK1            ;
; reset_n                          ; PIN_12      ; 28      ; Async. clear                            ; yes    ; Global Clock         ; GCLK0            ;
; switch:U_CounterClkSwitch|dout   ; LC_X2_Y3_N9 ; 33      ; Clock                                   ; yes    ; Global Clock         ; GCLK2            ;
; switch:U_SRClkSwitch|dout        ; LC_X2_Y3_N8 ; 11      ; Clock                                   ; yes    ; Global Clock         ; GCLK3            ;
; uart_core:U_Core|Selector11~16   ; LC_X5_Y2_N2 ; 8       ; Clock enable                            ; no     ; --                   ; --               ;
; uart_core:U_Core|ce_parts        ; LC_X4_Y4_N6 ; 54      ; Clock enable                            ; no     ; --                   ; --               ;
; uart_core:U_Core|reset_dt        ; LC_X4_Y4_N2 ; 3       ; Async. clear                            ; no     ; --                   ; --               ;
; uart_core:U_Core|reset_parts     ; LC_X4_Y4_N9 ; 63      ; Async. clear, Async. load, Clock enable ; no     ; --                   ; --               ;
; uart_core:U_Core|si_count[3]~322 ; LC_X7_Y4_N4 ; 4       ; Clock enable                            ; no     ; --                   ; --               ;
+----------------------------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+


+--------------------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                                      ;
+--------------------------------+-------------+---------+----------------------+------------------+
; Name                           ; Location    ; Fan-Out ; Global Resource Used ; Global Line Name ;
+--------------------------------+-------------+---------+----------------------+------------------+
; clk                            ; PIN_14      ; 49      ; Global Clock         ; GCLK1            ;
; reset_n                        ; PIN_12      ; 28      ; Global Clock         ; GCLK0            ;
; switch:U_CounterClkSwitch|dout ; LC_X2_Y3_N9 ; 33      ; Global Clock         ; GCLK2            ;
; switch:U_SRClkSwitch|dout      ; LC_X2_Y3_N8 ; 11      ; Global Clock         ; GCLK3            ;
+--------------------------------+-------------+---------+----------------------+------------------+


+-------------------------------------------------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -