⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 tlc5510.fit.rpt

📁 altera Quartus II TLC晶片控制 可控制暫存器
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; M7       ; 65         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; M8       ; 74         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; M9       ; 88         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; M10      ; 75         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; M11      ; 89         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; M12      ; 90         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; M13      ; 109        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; M14      ; 110        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; M15      ; 112        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; M16      ; 113        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; N1       ; 38         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; N2       ; 40         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; N3       ; 44         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; N4       ; 50         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; N5       ; 61         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; N6       ; 62         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; N7       ; 69         ; 4        ; DATA[1]        ; output ; LVTTL        ;         ; Column I/O ; N               ;
; N8       ; 72         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; N9       ; 79         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; N10      ; 82         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; N11      ; 86         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; N12      ; 87         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; N13      ; 99         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; N14      ; 108        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; N15      ; 103        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; N16      ; 104        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; P1       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; P2       ; 48         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; P3       ; 49         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; P4       ; 54         ; 4        ; DATA[5]        ; output ; LVTTL        ;         ; Column I/O ; N               ;
; P5       ; 58         ; 4        ; DATA[3]        ; output ; LVTTL        ;         ; Column I/O ; N               ;
; P6       ; 63         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; P7       ; 68         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; P8       ; 73         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; P9       ; 78         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; P10      ; 83         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; P11      ; 85         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; P12      ; 91         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; P13      ; 96         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; P14      ; 100        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; P15      ; 101        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; P16      ;            ; 3        ; VCCIO3         ; power  ;              ; 3.3V    ; --         ;                 ;
; R1       ; 47         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; R2       ; 51         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R3       ; 53         ; 4        ; DATA[4]        ; output ; LVTTL        ;         ; Column I/O ; N               ;
; R4       ; 55         ; 4        ; D[5]           ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; R5       ; 57         ; 4        ; D[3]           ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; R6       ; 64         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R7       ; 67         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R8       ; 70         ; 4        ; D[6]           ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; R9       ; 76         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R10      ; 80         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R11      ; 84         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R12      ; 92         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R13      ; 94         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R14      ; 95         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R15      ; 98         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; R16      ; 102        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; T1       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; T2       ; 52         ; 4        ; D[4]           ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; T3       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; T4       ; 56         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T5       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; T6       ; 66         ; 4        ; DATA[6]        ; output ; LVTTL        ;         ; Column I/O ; N               ;
; T7       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; T8       ; 71         ; 4        ; D[1]           ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; T9       ; 77         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T10      ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; T11      ; 81         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T12      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; T13      ; 93         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T14      ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; T15      ; 97         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; T16      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; 3.3-V PCI           ; 10 pF ; 25 Ohm (Parallel)                  ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                     ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; |TLC5510                   ; 9 (9)       ; 9            ; 0           ; 19   ; 0            ; 0 (0)        ; 9 (9)             ; 0 (0)            ; 0 (0)           ; |TLC5510            ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------------------------------------------------+
; Delay Chain Summary                                                              ;
+---------+----------+---------------+---------------+-----------------------+-----+
; Name    ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+---------+----------+---------------+---------------+-----------------------+-----+
; CLK     ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; D[0]    ; Input    ; ON            ; ON            ; --                    ; --  ;
; D[1]    ; Input    ; ON            ; ON            ; --                    ; --  ;
; D[2]    ; Input    ; ON            ; ON            ; --                    ; --  ;
; D[3]    ; Input    ; ON            ; ON            ; --                    ; --  ;
; D[4]    ; Input    ; ON            ; ON            ; --                    ; --  ;
; D[5]    ; Input    ; ON            ; ON            ; --                    ; --  ;
; D[6]    ; Input    ; ON            ; ON            ; --                    ; --  ;
; D[7]    ; Input    ; ON            ; ON            ; --                    ; --  ;
; ADCLK   ; Output   ; --            ; --            ; --                    ; --  ;
; ADOE    ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[0] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[1] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[2] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[3] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[4] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[5] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[6] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[7] ; Output   ; --            ; --            ; --                    ; --  ;
+---------+----------+---------------+---------------+-----------------------+-----+


+---------------------------------------------------------+
; Pad To Core Delay Chain Fanout                          ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -