⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 tlc5510.fit.rpt

📁 altera Quartus II TLC晶片控制 可控制暫存器
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Fitter Resource Usage Summary                                     ;
+---------------------------------------------+---------------------+
; Resource                                    ; Usage               ;
+---------------------------------------------+---------------------+
; Total logic elements                        ; 9 / 5,980 ( < 1 % ) ;
;     -- Combinational with no register       ; 0                   ;
;     -- Register only                        ; 8                   ;
;     -- Combinational with a register        ; 1                   ;
;                                             ;                     ;
; Logic element usage by number of LUT inputs ;                     ;
;     -- 4 input functions                    ; 0                   ;
;     -- 3 input functions                    ; 0                   ;
;     -- 2 input functions                    ; 0                   ;
;     -- 1 input functions                    ; 5                   ;
;     -- 0 input functions                    ; 4                   ;
;                                             ;                     ;
; Logic elements by mode                      ;                     ;
;     -- normal mode                          ; 9                   ;
;     -- arithmetic mode                      ; 0                   ;
;     -- qfbk mode                            ; 0                   ;
;     -- register cascade mode                ; 0                   ;
;     -- synchronous clear/load mode          ; 4                   ;
;     -- asynchronous clear/load mode         ; 0                   ;
;                                             ;                     ;
; Total LABs                                  ; 9 / 598 ( 1 % )     ;
; Logic elements in carry chains              ; 0                   ;
; User inserted logic elements                ; 0                   ;
; Virtual pins                                ; 0                   ;
; I/O pins                                    ; 19 / 185 ( 10 % )   ;
;     -- Clock pins                           ; 0 / 2 ( 0 % )       ;
; Global signals                              ; 1                   ;
; M4Ks                                        ; 0 / 20 ( 0 % )      ;
; Total memory bits                           ; 0 / 92,160 ( 0 % )  ;
; Total RAM block bits                        ; 0 / 92,160 ( 0 % )  ;
; Global clocks                               ; 1 / 8 ( 12 % )      ;
; Maximum fan-out node                        ; sta_G_CurrentState  ;
; Maximum fan-out                             ; 10                  ;
; Total fan-out                               ; 27                  ;
; Average fan-out                             ; 0.90                ;
+---------------------------------------------+---------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                 ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; CLK  ; J1    ; 1        ; 0            ; 8            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; D[0] ; D4    ; 1        ; 0            ; 20           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; D[1] ; T8    ; 4        ; 14           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; D[2] ; B11   ; 2        ; 26           ; 21           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; D[3] ; R5    ; 4        ; 6            ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; D[4] ; T2    ; 4        ; 2            ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; D[5] ; R4    ; 4        ; 4            ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; D[6] ; R8    ; 4        ; 14           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; D[7] ; E6    ; 2        ; 8            ; 21           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                                      ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; Name    ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load        ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; ADCLK   ; M6    ; 4        ; 8            ; 0            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; ADOE    ; E14   ; 3        ; 35           ; 17           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; DATA[0] ; C3    ; 1        ; 0            ; 20           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; DATA[1] ; N7    ; 4        ; 14           ; 0            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; DATA[2] ; D11   ; 2        ; 26           ; 21           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; DATA[3] ; P5    ; 4        ; 6            ; 0            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; DATA[4] ; R3    ; 4        ; 2            ; 0            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; DATA[5] ; P4    ; 4        ; 4            ; 0            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; DATA[6] ; T6    ; 4        ; 12           ; 0            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; DATA[7] ; D5    ; 2        ; 8            ; 21           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 5 / 44 ( 11 % )  ; 3.3V          ; --           ;
; 2        ; 4 / 48 ( 8 % )   ; 3.3V          ; --           ;
; 3        ; 1 / 45 ( 2 % )   ; 3.3V          ; --           ;
; 4        ; 11 / 48 ( 22 % ) ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                   ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; A1       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; A2       ; 196        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A3       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; A4       ; 192        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A5       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; A6       ; 182        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A7       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; A8       ; 177        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A9       ; 169        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A10      ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; A11      ; 165        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A12      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; A13      ; 155        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A14      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; A15      ; 151        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A16      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; B1       ; 3          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; B2       ; 197        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B3       ; 195        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B4       ; 193        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B5       ; 191        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B6       ; 184        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B7       ; 181        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B8       ; 178        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B9       ; 170        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B10      ; 166        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B11      ; 164        ; 2        ; D[2]           ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; B12      ; 156        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B13      ; 154        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B14      ; 152        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B15      ; 150        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B16      ; 146        ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; C1       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; C2       ; 2          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; C3       ; 1          ; 1        ; DATA[0]        ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; C4       ; 194        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; C5       ; 190        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; C6       ; 185        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; C7       ; 180        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; C8       ; 175        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; C9       ; 172        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; C10      ; 167        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; C11      ; 163        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; C12      ; 157        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -