⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 block1.fit.rpt

📁 vhdl实现音乐播放,播放梁祝乐曲
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Freq min lock               ; 16.36 MHz                            ;
; Freq max lock               ; 33.33 MHz                            ;
; Clock Offset                ; 0 ps                                 ;
; M VCO Tap                   ; 0                                    ;
; M Initial                   ; 1                                    ;
; M value                     ; 30                                   ;
; N value                     ; 1                                    ;
; M counter delay             ; --                                   ;
; N counter delay             ; --                                   ;
; M2 value                    ; --                                   ;
; N2 value                    ; --                                   ;
; SS counter                  ; --                                   ;
; Downspread                  ; --                                   ;
; Spread frequency            ; --                                   ;
; enable0 counter             ; --                                   ;
; enable1 counter             ; --                                   ;
; Real time reconfigurable    ; --                                   ;
; Scan chain MIF file         ; --                                   ;
; Preserve counter order      ; Off                                  ;
; PLL location                ; PLL_1                                ;
; Inclk0 signal               ; inclk                                ;
; Inclk1 signal               ; --                                   ;
; Inclk0 signal type          ; Dedicated Pin                        ;
; Inclk1 signal type          ; --                                   ;
+-----------------------------+--------------------------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; PLL Usage                                                                                                                                                                                           ;
+----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
; Name                                   ; Output Clock ; Mult ; Div ; Output Frequency ; Phase Shift ; Delay ; Duty Cycle ; Counter ; Counter Delay ; Counter Value ; High / Low ; Initial ; VCO Tap ;
+----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
; kkk:inst|altpll:altpll_component|_clk0 ; clock0       ; 6    ; 5   ; 24.0 MHz         ; 0 (0 ps)    ; 0 ps  ; 50/50      ; G1      ; --            ; 25            ; 13/12 Odd  ; 1       ; 0       ;
+----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; 3.3-V LVTTL         ; 10 pF ; Not Available                      ;
; 3.3-V LVCMOS        ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 10 pF ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                                                ;
+------------------------------------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node                                             ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                                                                                                                             ; Library Name ;
+------------------------------------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+--------------+
; |Block1                                                                ; 291 (2)     ; 151          ; 1024        ; 1    ; 6    ; 0            ; 140 (2)      ; 18 (0)            ; 133 (0)          ; 63 (0)          ; 2 (0)      ; |Block1                                                                                                                                                                         ; work         ;
;    |Speakera:inst5|                                                    ; 28 (28)     ; 19           ; 0           ; 0    ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 19 (19)          ; 16 (16)         ; 0 (0)      ; |Block1|Speakera:inst5                                                                                                                                                          ; work         ;
;    |ToneTaba:inst6|                                                    ; 23 (23)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 23 (23)      ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |Block1|ToneTaba:inst6                                                                                                                                                          ; work         ;
;    |clock2:inst2|                                                      ; 1 (1)       ; 1            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |Block1|clock2:inst2                                                                                                                                                            ; work         ;
;    |clock3000000:inst3|                                                ; 62 (62)     ; 23           ; 0           ; 0    ; 0    ; 0            ; 39 (39)      ; 0 (0)             ; 23 (23)          ; 22 (22)         ; 0 (0)      ; |Block1|clock3000000:inst3                                                                                                                                                      ; work         ;
;    |kkk:inst|                                                          ; 0 (0)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |Block1|kkk:inst                                                                                                                                                                ; work         ;
;       |altpll:altpll_component|                                        ; 0 (0)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |Block1|kkk:inst|altpll:altpll_component                                                                                                                                        ; work         ;
;    |notetabs:inst4|                                                    ; 71 (11)     ; 38           ; 1024        ; 1    ; 0    ; 0            ; 33 (3)       ; 4 (0)             ; 34 (8)           ; 20 (7)          ; 0 (0)      ; |Block1|notetabs:inst4                                                                                                                                                          ; work         ;
;       |music_rom:u1|                                                   ; 60 (0)      ; 30           ; 1024        ; 1    ; 0    ; 0            ; 30 (0)       ; 4 (0)             ; 26 (0)           ; 13 (0)          ; 0 (0)      ; |Block1|notetabs:inst4|music_rom:u1                                                                                                                                             ; work         ;
;          |altsyncram:altsyncram_component|                             ; 60 (0)      ; 30           ; 1024        ; 1    ; 0    ; 0            ; 30 (0)       ; 4 (0)             ; 26 (0)           ; 13 (0)          ; 0 (0)      ; |Block1|notetabs:inst4|music_rom:u1|altsyncram:altsyncram_component                                                                                                             ; work         ;
;             |altsyncram_gq41:auto_generated|                           ; 60 (0)      ; 30           ; 1024        ; 1    ; 0    ; 0            ; 30 (0)       ; 4 (0)             ; 26 (0)           ; 13 (0)          ; 0 (0)      ; |Block1|notetabs:inst4|music_rom:u1|altsyncram:altsyncram_component|altsyncram_gq41:auto_generated                                                                              ; work         ;
;                |altsyncram_8962:altsyncram1|                           ; 0 (0)       ; 0            ; 1024        ; 1    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |Block1|notetabs:inst4|music_rom:u1|altsyncram:altsyncram_component|altsyncram_gq41:auto_generated|altsyncram_8962:altsyncram1                                                  ; work         ;
;                |sld_mod_ram_rom:mgl_prim2|                             ; 60 (34)     ; 30           ; 0           ; 0    ; 0    ; 0            ; 30 (13)      ; 4 (4)             ; 26 (17)          ; 13 (8)          ; 0 (0)      ; |Block1|notetabs:inst4|music_rom:u1|altsyncram:altsyncram_component|altsyncram_gq41:auto_generated|sld_mod_ram_rom:mgl_prim2                                                    ; work         ;
;                   |sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr| ; 26 (26)     ; 9            ; 0           ; 0    ; 0    ; 0            ; 17 (17)      ; 0 (0)             ; 9 (9)            ; 5 (5)           ; 0 (0)      ; |Block1|notetabs:inst4|music_rom:u1|altsyncram:altsyncram_component|altsyncram_gq41:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr ; work         ;
;    |sld_hub:sld_hub_inst|                                              ; 104 (23)    ; 70           ; 0           ; 0    ; 0    ; 0            ; 34 (16)      ; 14 (0)            ; 56 (7)           ; 5 (0)           ; 2 (2)      ; |Block1|sld_hub:sld_hub_inst                                                                                                                                                    ; work         ;
;       |lpm_decode:instruction_decoder|                                 ; 5 (0)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (0)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder                                                                                                                     ; work         ;
;          |decode_ogi:auto_generated|                                   ; 5 (5)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_ogi:auto_generated                                                                                           ; work         ;
;       |lpm_shiftreg:jtag_ir_register|                                  ; 10 (10)     ; 10           ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 2 (2)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register                                                                                                                      ; work         ;
;       |sld_dffex:BROADCAST|                                            ; 2 (2)       ; 1            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_dffex:BROADCAST                                                                                                                                ; work         ;
;       |sld_dffex:IRF_ENA_0|                                            ; 1 (1)       ; 1            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0                                                                                                                                ; work         ;
;       |sld_dffex:IRF_ENA|                                              ; 1 (1)       ; 1            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA                                                                                                                                  ; work         ;
;       |sld_dffex:IRSR|                                                 ; 9 (9)       ; 6            ; 0           ; 0    ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 6 (6)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_dffex:IRSR                                                                                                                                     ; work         ;
;       |sld_dffex:RESET|                                                ; 2 (2)       ; 1            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_dffex:RESET                                                                                                                                    ; work         ;
;       |sld_dffex:\GEN_IRF:1:IRF|                                       ; 5 (5)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF                                                                                                                           ; work         ;
;       |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF|                              ; 5 (5)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 5 (5)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF                                                                                                                  ; work         ;
;       |sld_jtag_state_machine:jtag_state_machine|                      ; 21 (21)     ; 19           ; 0           ; 0    ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 19 (19)          ; 0 (0)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine                                                                                                          ; work         ;
;       |sld_rom_sr:HUB_INFO_REG|                                        ; 20 (20)     ; 9            ; 0           ; 0    ; 0    ; 0            ; 11 (11)      ; 0 (0)             ; 9 (9)            ; 5 (5)           ; 0 (0)      ; |Block1|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG                                                                                                                            ; work         ;
+------------------------------------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of it

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -