📄 encoder.npl
字号:
JDF E
// Created by ISE ver 1.0
PROJECT Encoder_16b20b
DESIGN encoder Normal
DEVKIT XCR3128XL VQ100
DEVFAM xpla3
FLOW XST VHDL
STIMULUS main_tb.vhd Normal
MODULE encoder.vhd
MODSTYLE enc_16b20b Normal
MODULE dis_gen_low.vhd
MODSTYLE dis_gen_low Normal
MODULE main_enc_up.vhd
MODSTYLE encoder_up Normal
MODULE dis_gen_up.vhd
MODSTYLE dis_gen_up Normal
MODULE s_gen.vhd
MODSTYLE s_gen Normal
MODULE enc_func.vhd
MODSTYLE enc_func Normal
MODULE main_enc_low.vhd
MODSTYLE encoder_low Normal
LIBFILE pkg_convert.vhd work ***
LIBFILE pkg_spc_char.vhd work ***
[STRATEGY-LIST]
Normal=True, 1005345535
[Normal]
p_VhdlSimDesignUnitName=xstvhd, XPLA3, Module VHDL Test Bench.t_MSimulateBehavioralVhdlModel, 1005585903, main_tb
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -