⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 tennis.fit.rpt

📁 基于fpga和sopc的用VHDL语言编写的EDA乒乓球游戏电路
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 238      ; 195        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 239      ; 196        ; 2        ; clr            ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 240      ; 197        ; 2        ; bain           ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Load For Reported TCO                                 ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; 3.3-V PCI           ; 10 pF ; 25 Ohm                             ;
; LVDS                ; 4 pF  ; 100 Ohm                            ;
; RSDS                ; 0 pF  ; 100 Ohm                            ;
+---------------------+-------+------------------------------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                           ;
+------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------+
; Compilation Hierarchy Node         ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                               ;
+------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------+
; |TENNIS                            ; 43 (0)      ; 32           ; 0           ; 31   ; 0            ; 11 (0)       ; 2 (0)             ; 30 (0)           ; 16 (0)          ; |TENNIS                                                           ;
;    |ball:uball|                    ; 10 (10)     ; 10           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 10 (10)          ; 0 (0)           ; |TENNIS|ball:uball                                                ;
;    |ballctrl:ucpu|                 ; 5 (5)       ; 0            ; 0           ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |TENNIS|ballctrl:ucpu                                             ;
;    |board:ubda|                    ; 3 (3)       ; 2            ; 0           ; 0    ; 0            ; 1 (1)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; |TENNIS|board:ubda                                                ;
;    |board:ubdb|                    ; 3 (3)       ; 2            ; 0           ; 0    ; 0            ; 1 (1)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; |TENNIS|board:ubdb                                                ;
;    |cou10:ual|                     ; 5 (1)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (1)            ; 4 (0)           ; |TENNIS|cou10:ual                                                 ;
;       |lpm_counter:qqout_rtl_1|    ; 4 (0)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |TENNIS|cou10:ual|lpm_counter:qqout_rtl_1                         ;
;          |cntr_2p7:auto_generated| ; 4 (4)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 4 (4)           ; |TENNIS|cou10:ual|lpm_counter:qqout_rtl_1|cntr_2p7:auto_generated ;
;    |cou10:ubl|                     ; 5 (1)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (1)            ; 4 (0)           ; |TENNIS|cou10:ubl                                                 ;
;       |lpm_counter:qqout_rtl_3|    ; 4 (0)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |TENNIS|cou10:ubl|lpm_counter:qqout_rtl_3                         ;
;          |cntr_2p7:auto_generated| ; 4 (4)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 4 (4)           ; |TENNIS|cou10:ubl|lpm_counter:qqout_rtl_3|cntr_2p7:auto_generated ;
;    |cou4:uah|                      ; 5 (1)       ; 4            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |TENNIS|cou4:uah                                                  ;
;       |lpm_counter:qqout_rtl_0|    ; 4 (0)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |TENNIS|cou4:uah|lpm_counter:qqout_rtl_0                          ;
;          |cntr_2p7:auto_generated| ; 4 (4)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 4 (4)           ; |TENNIS|cou4:uah|lpm_counter:qqout_rtl_0|cntr_2p7:auto_generated  ;
;    |cou4:ubh|                      ; 5 (1)       ; 4            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |TENNIS|cou4:ubh                                                  ;
;       |lpm_counter:qqout_rtl_2|    ; 4 (0)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |TENNIS|cou4:ubh|lpm_counter:qqout_rtl_2                          ;
;          |cntr_2p7:auto_generated| ; 4 (4)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 4 (4)           ; |TENNIS|cou4:ubh|lpm_counter:qqout_rtl_2|cntr_2p7:auto_generated  ;
;    |mway:uway|                     ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |TENNIS|mway:uway                                                 ;
;    |sound:usound|                  ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |TENNIS|sound:usound                                              ;
+------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------+


+-------------------------------------------------------------------------------------+
; Delay Chain Summary                                                                 ;
+------------+----------+---------------+---------------+-----------------------+-----+
; Name       ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+------------+----------+---------------+---------------+-----------------------+-----+
; clk        ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; souclk     ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; bain       ; Input    ; ON            ; OFF           ; --                    ; --  ;
; bbin       ; Input    ; OFF           ; ON            ; --                    ; --  ;
; clr        ; Input    ; OFF           ; ON            ; --                    ; --  ;
; ballout[7] ; Output   ; --            ; --            ; --                    ; --  ;
; ballout[6] ; Output   ; --            ; --            ; --                    ; --  ;
; ballout[5] ; Output   ; --            ; --            ; --                    ; --  ;
; ballout[4] ; Output   ; --            ; --            ; --                    ; --  ;
; ballout[3] ; Output   ; --            ; --            ; --                    ; --  ;
; ballout[2] ; Output   ; --            ; --            ; --                    ; --  ;
; ballout[1] ; Output   ; --            ; --            ; --                    ; --  ;
; ballout[0] ; Output   ; --            ; --            ; --                    ; --  ;
; countah[3] ; Output   ; --            ; --            ; --                    ; --  ;
; countah[2] ; Output   ; --            ; --            ; --                    ; --  ;
; countah[1] ; Output   ; --            ; --            ; --                    ; --  ;
; countah[0] ; Output   ; --            ; --            ; --                    ; --  ;
; countal[3] ; Output   ; --            ; --            ; --                    ; --  ;
; countal[2] ; Output   ; --            ; --            ; --                    ; --  ;
; countal[1] ; Output   ; --            ; --            ; --                    ; --  ;
; countal[0] ; Output   ; --            ; --            ; --                    ; --  ;
; countbh[3] ; Output   ; --            ; --            ; --                    ; --  ;
; countbh[2] ; Output   ; --            ; --            ; --                    ; --  ;
; countbh[1] ; Output   ; --            ; --            ; --                    ; --  ;
; countbh[0] ; Output   ; --            ; --            ; --                    ; --  ;
; countbl[3] ; Output   ; --            ; --            ; --                    ; --  ;
; countbl[2] ; Output   ; --            ; --            ; --                    ; --  ;
; countbl[1] ; Output   ; --            ; --            ; --                    ; --  ;
; countbl[0] ; Output   ; --            ; --            ; --                    ; --  ;
; lamp       ; Output   ; --            ; --            ; --                    ; --  ;
; speaker    ; Output   ; --            ; --            ; --                    ; --  ;
+------------+----------+---------------+---------------+-----------------------+-----+


+---------------------------------------------------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                                                                ;
+---------------------------------------------------------------------------------+-------------------+---------+
; Source Pin / Fanout                                                             ; Pad To Core Index ; Setting ;
+---------------------------------------------------------------------------------+-------------------+---------+
; clk                                                                             ;                   ;         ;
; souclk                                                                          ;                   ;         ;
; bain                                                                            ;                   ;         ;
;      - sound:usound|sout~27                                                     ; 0                 ; ON      ;
;      - ballctrl:ucpu|serve$latch$en_or                                          ; 0                 ; ON      ;
;      - board:ubda|couclk                                                        ; 1                 ; OFF     ;
;      - board:ubda|serclk                                                        ; 1                 ; OFF     ;
;      - ballctrl:ucpu|serve$latch$en_or~2                                        ; 0                 ; ON      ;
; bbin                                                                            ;                   ;         ;
;      - sound:usound|sout~27                                                     ; 1                 ; ON      ;
;      - ballctrl:ucpu|serve$latch$en_or                                          ; 1                 ; ON      ;
;      - board:ubdb|couclk                                                        ; 0                 ; OFF     ;
;      - board:ubdb|serclk                                                        ; 0                 ; OFF     ;
;      - ballctrl:ucpu|serve$latch$en_or~2                                        ; 1                 ; ON      ;
; clr                                                                             ;                   ;         ;
;      - cou4:uah|lpm_counter:qqout_rtl_0|cntr_2p7:auto_generated|counter_cella3  ; 0                 ; OFF     ;
;      - cou4:uah|lpm_counter:qqout_rtl_0|cntr_2p7:auto_generated|counter_cella2  ; 0                 ; OFF     ;
;      - cou4:uah|lpm_counter:qqout_rtl_0|cntr_2p7:auto_generated|counter_cella1  ; 0                 ; OFF     ;
;      - cou4:uah|lpm_counter:qqout_rtl_0|cntr_2p7:auto_generated|counter_cella0  ; 0                 ; OFF     ;
;      - cou10:ual

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -